[发明专利]一种地址线故障检测的方法和装置有效
申请号: | 201610057304.0 | 申请日: | 2016-01-27 |
公开(公告)号: | CN105760263B | 公开(公告)日: | 2019-08-06 |
发明(设计)人: | 刘晓军;沈刚 | 申请(专利权)人: | 新华三信息技术有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310052 浙江省*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 地址 故障 检测 方法 装置 | ||
本发明提供一种地址线故障检测的方法和装置,该方法包括:获得地址线走步算法对应的初始地址作为基址;根据所述初始地址转换一个未检测过的地址作为基址;判断当前的基址是否为有效;如果是,则利用所述地址线走步算法对基址进行故障检测,以获得本次检测过程中检测到的比特位以及检测到的故障比特位;输出所有检测过程中检测到的故障比特位。通过本发明的技术方案,可以检测到地址线是否存在故障。
技术领域
本发明涉及通信技术领域,尤其涉及一种地址线故障检测的方法和装置。
背景技术
CPU(Central Processing Unit,中央处理器)与内存(即内存条或者内存颗粒)之间通过线路(如数据线或者地址线)连接起来,而用于连接CPU与内存的线路可能存在三种故障,这三种故障分别为:1、短路:两个线路的引脚短接在一起,使得这两个线路的电平相同,如果最终电平被高电平主导,则称这种短路类型为1支配型短路,如果最终电平被低电平主导,则称这种短路类型为0支配型短路。2、开路:有线路的部分引脚出现断路。3、固定逻辑:有线路的部分引脚被固定地拉到固定电平,如与地短接等。
以CPU与内存之间的地址线的检测为例,目前,可以采用地址线走步算法检测CPU与内存之间的地址线是否存在短路、开路、固定逻辑等故障。
在使用地址线走步算法时,需要在内存地址中写入数据,而目前的地址线走步算法需要操作的地址范围几乎是整个内存地址范围。而在实际实现中,地址线走步算法无法访问到所有的内存地址范围,因此,无法检测到无法访问的内存地址对应的地址线是否存在短路、开路、固定逻辑等故障。
发明内容
本发明提供一种地址线故障检测的方法,所述方法包括:
步骤A、获得地址线走步算法对应的初始地址作为基址;
步骤B、根据所述初始地址转换一个未检测过的地址作为基址;
步骤C、判断当前的基址是否为有效;如果是,则执行步骤D;如果否,则执行步骤B;
步骤D、利用所述地址线走步算法对基址进行故障检测,以获得本次检测过程中检测到的比特位以及检测到的故障比特位;
步骤E、输出所有检测过程中检测到的故障比特位。
本发明提供一种地址线故障检测的装置,所述装置具体包括:
获得模块,用于获得地址线走步算法对应的初始地址作为基址;
转换模块,用于根据所述初始地址转换一个未检测过的地址作为基址;
判断模块,用于判断当前的基址是否为有效;当判断结果为否时,通知所述转换模块根据所述初始地址转换一个未检测过的地址作为基址;
检测模块,用于当判断结果为是时,利用所述地址线走步算法对基址进行故障检测,以获得本次检测过程中检测到的比特位以及检测到的故障比特位;
输出模块,用于输出所有检测过程中检测到的故障比特位。
基于上述技术方案,本发明实施例中,当需要检测初始地址对应的地址线是否存在故障时,可以对初始地址进行转换,并利用地址线走步算法对转换后的基址进行故障检测,并确定所有故障比特位对应的地址线发生故障,从而检测到初始地址对应的地址线是否存在短路、开路、固定逻辑等故障。
附图说明
图1是本发明一种实施方式中的地址线故障检测方法的流程图;
图2是本发明一种实施方式中的处理设备的硬件结构图;
图3是本发明一种实施方式中的地址线故障检测装置的结构图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三信息技术有限公司,未经新华三信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610057304.0/2.html,转载请声明来源钻瓜专利网。