[发明专利]音视频数据采集接口电路设计方法有效

专利信息
申请号: 201610024368.0 申请日: 2016-01-14
公开(公告)号: CN105681783B 公开(公告)日: 2017-09-05
发明(设计)人: 那彦;底鹏;李雪 申请(专利权)人: 西安电子科技大学
主分类号: H04N17/00 分类号: H04N17/00;H04N19/433
代理公司: 陕西电子工业专利中心61205 代理人: 程晓霞,王品华
地址: 710071*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 视频 数据 采集 接口 电路设计 方法
【权利要求书】:

1.一种音视频数据采集接口电路设计方法,其特征在于,不仅在音视频数据采集输出端设计有数据压缩单元,并且采用FPGA构成信息缓存和传输模块,此缓存区模块通过SPI单向通信总线和EMIF双向通信总线与数据压缩单元连接,通过PCI总线与上位机连接;在FPGA内部设计有功能配置信息缓存区、管道配置信息缓存区、广播时间缓存区和压缩数据双级缓存区,实现了对可变速率的音视频数据缓存与传输;在FPGA内部设计的缓存与传输模块中,功能配置信息缓存区包括管道数量,最高采样率,最低采样率,输入上限,输入下限,功能管理,还有其他跟音视频压缩有关的配置信息,包括视频参数、音频参数、字幕选项、字幕位置,通过EMIF接口传输到数据压缩单元中对其进行配置;管道配置信息缓存区的内容由上位机通过PCI总线写入,由上位机根据此时音视频的采样率、视频制式、帧率的信息,计算出每一次小周期需要读取多少信息才不至于将FIFO中数据读空;广播时间缓存区存储实时的时间信息,通过PCI总线存储在时间信息缓存器中,再通过SPI总线供DSP进行读取,用来验证DSP记录时间是否准确;压缩数据双级缓存区是根据管道缓存区中的配置信息计算每一次从类FIFO存储器中输出的数据量大小,以及给下一级类RAM存储器提供一个使能端,保证RAM接收到一个小周期内需要传输的数据,而不至于接收数据不完整,或是接收额外的空数据。

2.根据权利要求1所述的音视频数据采集接口电路设计方法,其特征在于,功能配置信息缓存区用于存储由上位机发送过来的功能配置信息,而这一缓存区中设计地址线cfg_index_out高四位进行寻址,在前十二位管道索引都为0时,通过后四位索引功能配置信息缓存器地址,当功能配置信息管道配置信息被写入板卡之后,在通过EMIF接口向DSP传输配置信息之前,还需要对配置信息进行回读验证,回读验证是将配置信息完全通过数据线回读,在上位机验证无误后,主控板会发出一个握手信号,将设备命令总线dev_cmd_out[2]置高。

3.根据权利要求1所述的音视频数据采集接口电路设计方法,其特征在于,所述配置信息缓存区就是管道配置信息缓存区,对于管道配置信息缓存区中的配置信息,是对cfg_index_out低四位的数据进行存储,以便FIFO将这一配置信息进行读取,确定FIFO每次传输数据量的大小。

4.根据权利要求1所述的音视频数据采集接口电路设计方法,其特征在于,所述广播时间存储器RAM模块的读写采用40MHz的写入时钟,使能端包括写使能和广播时间击中使能,由地址线addr[3..0]来完成寻址工作,datain[15..0]提供16位数据线,将广播时间写入到RAM模块中,DSP的SPI接口只能通过移位寄存器与RAM模块进行连接,故广播时间缓存器的设计需要工作模式是:DSP通过add串行地址线向sipo移位寄存器模块存储地址信息,再将地址信息通过四位并行接口传输到RAM模块中的读地址rdaddr[3..0],根据此地址线读出RAM模块中的时间信息,然后通过dataout[15..0]数据线输出到piso模块中,piso模块完成的功能是将16位数据输入转换为串行数据输出,DSP再将piso模块中的时间信息通过串行数据线读出。

5.根据权利要求1所述的音视频数据采集接口电路设计方法,其特征在于,所述压缩数据双级缓存区中类FIFO存储器作为压缩数据进入缓存区的第一级缓存区,直接从DSP端接收数据,在每一次小周期信号到来之时,类FIFO缓存区都会对其内部数据进行一次判断,若此时的数据量满足管道缓存区中配置信息要求的数据量,那么类FIFO缓存区就会将对应的数据量写入此时接收数据的RAM中,若此时数据量不满足管道缓存区中配置信息要求的数据量,类FIFO缓存区就会输出对应数量的空数据(16bit的0),供双RAM接收,下一个小周期到来时,其中一个RAM将空数据输出;其中,类RAM存储器作为压缩数据进入缓存区的第二级缓存区,用于接收从第一级缓存区FIFO输入的数据,完成的功能是接收从类FIFO存储器传来的数据并进行第二级缓存,每一次缓存的数据量根据管道寄存器内配置信息而定,双RAM的读写切换,在对第一个RAM进行写操作的同时,对第二个RAM进行读操作,对第二个RAM进行写操作的同时,对第一个RAM进行读操作,这样才能确保数据的连续性及正确性,而这一点都是由输入、输出数据选择开关决定的,每一次对整个缓冲区进行读操作是由一个小周期信号控制的,为此利用这个信号作输入、输出数据的选择开关,加入一个D触发器,保证每一次小周期信号触发时,D触发器的输出进行一次切换,并且将D触发器输出一端接到第一个ram的读使能和第二个ram的写使能,再在输出端加入一个反相器,使反相器的输出接到第一个ram的写使能和第二个ram的读使能,使第一个ram在写的同时,在对第二个ram进行读操作,而第二个ram在写的同时,在对第一个ram进行读操作,而且保证每一次小周期信号到来的时候,对两个存储器的读写进行一次切换。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610024368.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top