[发明专利]电路和显示装置有效
申请号: | 201580080185.4 | 申请日: | 2015-05-20 |
公开(公告)号: | CN107615700B | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 矢吹治人 | 申请(专利权)人: | 堺显示器制品株式会社 |
主分类号: | H04L7/04 | 分类号: | H04L7/04 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 向勇;崔炳哲 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 显示装置 | ||
本发明提供一种电路以及包括该电路的显示装置,所述电路包括发送部和一个或多个接收部,所述一个或多个接收部通过多条总线与所述发送部进行数据帧的通信,所述电路在进行所述数据帧的通信时进行扰码处理,在所述数据帧的通信时间对每条总线在不同的时刻进行所述扰码处理,从而无需增加部件(例如,密封垫片)的数量,就能够更可靠地减少EMI噪声的产生。
技术领域
本发明涉及电路和显示装置,所述电路中,包括发送部和一个或多个接收部,所述一个或多个接收部通过多条总线与所述发送部进行数据帧的通信,在进行所述数据帧的通信时,进行扰码处理。
背景技术
一直以来,在发送装置与信号接收装置之间的数据通信中使用多条总线时,会发生EMI(Electro Magnetic Interference,电磁干扰)噪声的问题。
针对该EMI噪声问题,在当前数据通信速度快的电气设备中,已知有利用随机数的扰码处理。这样的扰码处理本身是众所周知的技术,省略其详细说明。
另外,在专利文献1中公开了一种信号发送装置,生成需要发送到信号接收装置的数据和时钟,生成并发送间歇性相移时钟,并且与该时钟同步地发送数据,由此能够降低EMI噪声。
现有技术文献
专利文献
专利文献1:日本特开2012-39173号公报
发明内容
发明要解决的问题
不过,在数据通信速度越来越快的今天,上述扰码处理实现的EMI噪声的降低是不够的。
图7是说明现有技术中的扰码处理的问题的时序图。该时序图中,横轴是时间,纵轴表示各总线。
由图7可知,现有技术中,在1~n的所有总线中,在相同的时刻进行了扰码处理。也就是说,所有总线中的数据帧的头部的相位是对齐的。
因此,虽然对每条总线进行了扰码处理,但是在所有总线上,头部的相位是对齐的,因此同时被进行扰码处理,于是总线间发生干扰,产生EMI噪声。但是,在专利文献1中,针对使用多条总线的情况下的这种问题,没有相应的解决方法,无法解决这种问题。
本发明是鉴于上述问题而作出的,其目的在于提供一种电路以及包括该电路的显示装置,所述电路包括发送部和一个或多个接收部,所述一个或多个接收部通过多条总线与所述发送部进行数据帧的通信,所述电路在进行所述数据帧的通信时进行扰码处理,在所述数据帧的通信时间对每条总线在不同的时刻进行所述扰码处理,从而能够更可靠地减少EMI噪声的产生。
用于解决问题的手段
本发明所涉及的电路包括发送部和一个或多个接收部,所述一个或多个接收部通过多条总线与所述发送部进行数据帧的通信,所述电路在进行所述数据帧的通信时进行扰码处理,其特征在于,在所述数据帧的通信时间对每条总线在不同的时刻进行所述扰码处理。
本发明中,在进行所述数据帧的通信时,在所述数据帧的通信时间对每条总线在不同的时刻进行所述扰码处理。
本发明所涉及的电路的特征在于:所述发送部包括延迟部,所述延迟部用于进行在任意两条总线之间产生nUI的输出延迟的处理。其中,n是整数,但在任意两条以上的总线之间时不为0,UI是数据率的1个周期。
本发明中,通过所述发送部的延迟部在任意两条总线之间产生nUI的输出延迟,从而,在进行所述数据帧的通信时,在所述数据帧的通信时间对每条总线在不同的时刻进行所述扰码处理。
本发明所涉及的电路的特征在于:所述接收部包括解除部,对于从所述发送部接收来的数据,所述解除部解除所述延迟部的处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于堺显示器制品株式会社,未经堺显示器制品株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580080185.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于时分双工的自适应帧结构的系统和方法
- 下一篇:轻量级密码引擎