[实用新型]一种轨道交通统一读写器有效

专利信息
申请号: 201520656953.3 申请日: 2015-08-27
公开(公告)号: CN204946043U 公开(公告)日: 2016-01-06
发明(设计)人: 程文建;宋士强;覃春燕;宋博 申请(专利权)人: 北京京投亿雅捷交通科技有限公司
主分类号: G06K17/00 分类号: G06K17/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 100101 北京市朝*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 轨道交通 统一 读写
【说明书】:

技术领域

实用新型涉及读写器技术领域,尤其涉及一种轨道交通统一读写器。

背景技术

AFC(AutomaticFareCollectionsystem,自动售检票系统)实现轨道交通售票、检票、计费、收费、统计、清分、管理等全过程的自动处理。自动售检票系统通常包括自动控制、计算机网络通信、现金自动识别、微电子计算、机电一体化、嵌入式系统和大型数据库管理等高新技术运用。为了实现并扩展上述功能,对轨道交通专用的读写器的要求越来越多,而现有读写器的抗电源波动干扰能力和适应环境温度能力还有待提高。

实用新型内容

为了解决背景技术中存在的技术问题,本实用新型提出了一种轨道交通统一读写器,提高了抗电源波动干扰能力和适应环境温度能力。

本实用新型提出的一种轨道交通统一读写器,包括核心板,分别连接电源模块、主控模块、用于存储程序源代码、参数和交易数据的代码存储器、用于在主控模块的控制下进行程序运行的SDRAM存储器和用于向射频卡发射读写命令和接收射频卡的反馈提供给主控模块的发射接收模块。

优选地,所述核心板还连接数据存储器。

优选地,所述核心板还设有用于连接SAM卡的8个符合GSM11.11标准的插槽。

优选地,还包括扩展板,通过核心板与扩展板接口与核心板连接。

优选地,所述扩展板设置有:

用于操作系统调试的DBUG调试串口;用于读写器与终端设备通讯的通信串口;用于程序的烧写升级的MiniUSB接口;用于与外部存储设备连接的USB接口;用于无线通信的蓝牙模块和wifi模块;用于网络化通信的RJ45以太网接口;用于为主控单元和扩展板提供时钟的时钟模块;用于实现银行卡刷卡进出站等小额交易的密钥算法模块。

优选地,所述扩展板设置有用于大数据存储接口。

本实用新型中,读写器具有高的抗输入电源波动以及其它环境干扰的能力。制造时采用的半导体和模块的等级将决定读写器可以适应的环境温度。本实用新型的统一读写器符合北京市轨道交通设计导则,是独立脱机应用和第三方应用集成提供智能终端设备,采用高级微处理器和射频处理芯片实现非接触IC的应用。统一读写器提供了强大的多应用支持,包括轨道交通AFC、高速公路收费、其他交通支付应用控制系统等,其中嵌入应用经验的程序员接口将使该设备良好地集成到实际应用系统中。

附图说明

图1为本实用新型实施例1提出的一种轨道交通统一读写器结构图。

具体实施方式

本实用新型实施例1提出了一种轨道交通统一读写器,如图1所示,包括核心板100,分别连接电源模块102、主控模块101、用于存储程序源代码、参数和交易数据的NANDFlash代码存储器104、用于在主控模块101的控制下进行程序运行的SDRAM存储器103和用于向射频卡发射读写命令和接收射频卡的反馈提供给主控模块101的发射接收模块106,其中,

NANDFlash代码存储器104,通过核心板100与主控模块101连接,用于存储程序源代码、参数和交易数据;NANDFlash代码存储器104采用K9F2G08U0M芯片,具有256M*8BIT存储空间;

SDRAM存储器103,通过核心板100与主控模块101连接,用于在主控模块101的控制下进行程序运行;SDRAM存储器103采用两片32MB字节的动态存储SDRAM芯片HY57V561620,此SDRAM芯片共四块数据,每块4M*16BIT数据;

主控模块101,用于调取NANDFlash代码存储器104中的程序和数据,通过SDRAM存储器103运行所述调取的程序和数据,然后根据服务器或预设的指示发出读写命令;

发射接收模块106,通过核心板100与主控模块101连接,用于向射频卡发射读写命令和接收射频卡的反馈提供给主控模块101;该读写器使用时,由发射接收模块106向射频卡发射出RF信号,当射频卡接收到该RF信号,将会反馈射频卡内的信息给发射接收模块106,发射接收模块106接收到射频卡内的信息后反馈给主控模块101。发射接收模块106采用主天线和扩展天线组成的双天线结构。双天线读卡,有效的保证了读写卡的距离和时间保障,读写器主控板与天线连接采用具有屏蔽线功能的馈线,能保障射频信号的损耗和干扰;

电源模块102,通过核心板100为主控模块101、NANDFlash代码存储器104、SDRAM存储器103和发射接收模块106供电。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京投亿雅捷交通科技有限公司,未经北京京投亿雅捷交通科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520656953.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top