[实用新型]基于高速串行通讯的并行录波的电力系统故障录波器有效
申请号: | 201520375986.0 | 申请日: | 2015-06-03 |
公开(公告)号: | CN204758755U | 公开(公告)日: | 2015-11-11 |
发明(设计)人: | 付国新;江晓亮 | 申请(专利权)人: | 南京国电南自电网自动化有限公司 |
主分类号: | G01R31/08 | 分类号: | G01R31/08 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 董建林;闫方圆 |
地址: | 211100 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 高速 串行 通讯 并行 电力 系统故障 录波器 | ||
1.基于高速串行通讯的并行录波的电力系统故障录波器,其特征在于:包括数据采集模块、暂态录波模块、长态录波模块、采样同步脉冲发生器、实时时钟单元和分析终端,所述数据采集模块包括多块数据采集板,各数据采集板用于采集电力系统的模拟量、开关量,各数据采集板的数据输出端分别与暂态录波模块、长态录波模块的输入端相连接,所述暂态录波模块、长态录波模块的输出端与分析终端相连接,所述采样同步脉冲发生器的输出端分别与各数据采集板的同步脉冲输入端相连接,所述实时时钟单元的输出端分别与暂态录波模块、长态录波模块的时钟输入端相连接,
所述暂态录波模块、长态录波模块内均设有第一FPGA、DSP处理器、PowerPC处理器,所述第一FPGA通过高速串行总线与对应的数据采集板的数据输出端相连接,所述第一FPGA通过DSP处理器的内部总线与DSP处理器相连接,所述第一FPGA还通过PowerPC处理器内的60x内部总线与PowerPC处理器相连接,所述DSP处理器、PowerPC处理器的输出端分别与分析终端相连接。
2.根据权利要求1所述的基于高速串行通讯的并行录波的电力系统故障录波器,其特征在于:所述数据采集模块包括五块数据采集板,各数据采集板包括24路模拟量采集输入和48路开关量采集输入。
3.根据权利要求1或2所述的基于高速串行通讯的并行录波的电力系统故障录波器,其特征在于:各数据采集板均包括多路开关、AD转换电路和第二FPGA,所述多路开关的输入端分别外接电力系统中的各二阶有源滤波回路,用于采集模拟量,所述多路开关的输出端通过AD转换电路与第二FPGA的模拟量输入端相连接,电力系统中的开关量输出端直接与第二FPGA的开关量输入端相连接,所述第二FPGA的开关切换输出端还与多路开关的控制输入端相连接,所述第二FPGA的同步脉冲输入端作为数据采集板的同步脉冲输入端与采样同步脉冲发生器的输出端相连接,所述第二FPGA的采集时序输出端与AD转换电路相连接,所述第二FPGA的数据输出端作为数据采集板的数据输出端分别通过高速串行总线与暂态录波模块、长态录波模块的输入端相连接。
4.根据权利要求1所述的基于高速串行通讯的并行录波的电力系统故障录波器,其特征在于:所述DSP处理器为TMS320VC33处理器芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国电南自电网自动化有限公司,未经南京国电南自电网自动化有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520375986.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:断路器操动机构磨合试验机及其真空灭弧室模拟装置
- 下一篇:一种人体体验装置