[实用新型]一种负电压采样电路有效
申请号: | 201520367088.0 | 申请日: | 2015-05-29 |
公开(公告)号: | CN204631108U | 公开(公告)日: | 2015-09-09 |
发明(设计)人: | 林敏 | 申请(专利权)人: | 林敏 |
主分类号: | G01R19/00 | 分类号: | G01R19/00 |
代理公司: | 北京科亿知识产权代理事务所(普通合伙) 11350 | 代理人: | 汤东凤 |
地址: | 315700 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 电压 采样 电路 | ||
技术领域
本实用新型涉及一种采样电路,具体是一种负电压采样电路。
背景技术
电子控制电路中经常需要对电压进行采样,电压采样电路的好坏直接关系控制的精度,尤其是对负电压的采样,例如恒流源电路为实现输出电流的稳定需使用精密电阻串在地线回路中来得到反映电流变化的采样电压,由于此电压一般为较小的负压,需通过一些例如反相放大的电路来得到所需的电压,此类控制电路所用的运放需用正负电源来供电,且采样电压的相关处理也需用到运放,以上这些处理较显繁琐,导致结构变得复杂,成本变高。
实用新型内容
本实用新型的目的在于提供一种电路结构简单的负电压采样电路,以解决上述背景技术中提出的问题。
为实现上述目的,本实用新型提供如下技术方案:
一种负电压采样电路,包括芯片U1、电阻R1、电阻R2、三极管Q1、三极管Q1、运放U2和电容C1,所述芯片U1引脚1分别连接电阻R2和三极管Q2集电极,三极管Q2发射极分别连接电阻R8、电位器R10一端和电容C2并接地,电容C2另一端分别连接芯片U1引脚4和三极管Q1基极,所述电阻R8另一端连接芯片U1引脚2,所述电位器R10另一端连接三极管Q1发射极,电位器R10滑片连接芯片U1引脚3,所述三极管Q1集电极连接电阻R1,电阻R1另一端分别连接电阻R2、芯片U1引脚8、电阻R4和电阻R5,芯片U1引脚7连接电源VCC,芯片U1引脚6连接输出端OUT,芯片U1引脚5接地,所述电阻R4另一端分别连接接地电阻R3、电阻R11和运放U2同相端,运放U2同相端反相端分别连接电阻R5另一端、电阻R6和电阻R7,电阻R6另一端连接负电压输入端,所述电阻R7另一端连接电容C1,电容C1另一端分别连接电阻R11另一端、运放U2输出端和电阻R9,电阻R9另一端连接三极管Q2基极。
作为本实用新型进一步的方案:所述芯片U1型号为UC1845。
作为本实用新型再进一步的方案:所述运放U2型号为LM741J。
与现有技术相比,本实用新型的有益效果是:本实用新型选用芯片UC1845,负电压采用通过利用UC1845引脚8的上拉来得到正的电压,与基准电压通过反馈运放U2进行比较,比较得到的电压使UC1845引脚1的电压发生变化,继而使UC1845引脚6的输出脉冲发生变化,从而完成对负电压的采样,电路结构简单,非常适合推广使用。
附图说明
图1为负电压采样电路的电路图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1,本实用新型实施例中,一种负电压采样电路,包括芯片U1、电阻R1、电阻R2、三极管Q1、三极管Q1、运放U2和电容C1,芯片U1引脚1分别连接电阻R2和三极管Q2集电极,三极管Q2发射极分别连接电阻R8、电位器R10一端和电容C2并接地,电容C2另一端分别连接芯片U1引脚4和三极管Q1基极,电阻R8另一端连接芯片U1引脚2,电位器R10另一端连接三极管Q1发射极,电位器R10滑片连接芯片U1引脚3,三极管Q1集电极连接电阻R1,电阻R1另一端分别连接电阻R2、芯片U1引脚8、电阻R4和电阻R5,芯片U1引脚7连接电源VCC,芯片U1引脚6连接输出端OUT,芯片U1引脚5接地,电阻R4另一端分别连接接地电阻R3、电阻R11和运放U2同相端,运放U2同相端反相端分别连接电阻R5另一端、电阻R6和电阻R7,电阻R6另一端连接负电压输入端,电阻R7另一端连接电容C1,电容C1另一端分别连接电阻R11另一端、运放U2输出端和电阻R9,电阻R9另一端连接三极管Q2基极。
芯片U1型号为UC1845。
运放U2型号为LM741J。
本实用新型的工作原理是:请参阅图1,当负电压输入端电压减小,即输出负载减小,输出电流增大时,运放U2反相端的电位升高,与运放U2同相端的基准电压进行比较后,运放U2输出端的电位降低,致使芯片U1引脚1电压增大,即芯片U1引脚6的输出脉冲的脉宽增大。
当负电压输入端电压增大,即输出负载增大,输出电流减小时,运放U2反相端的电位降低,与运放U2同相端的基准电压进行比较后,运放U2输出端的电位升高,致使U1引脚1电压减小,即U1引脚6的输出脉冲的脉宽减小。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于林敏,未经林敏许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520367088.0/2.html,转载请声明来源钻瓜专利网。