[实用新型]基于FPGA的并口控制实验装置有效
申请号: | 201520243227.9 | 申请日: | 2015-04-21 |
公开(公告)号: | CN204667741U | 公开(公告)日: | 2015-09-23 |
发明(设计)人: | 李增生;党学立;郭红霞 | 申请(专利权)人: | 榆林学院 |
主分类号: | G09B23/18 | 分类号: | G09B23/18 |
代理公司: | 西安永生专利代理有限责任公司 61201 | 代理人: | 申忠才 |
地址: | 719000 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 并口 控制 实验 装置 | ||
技术领域
本实用新型属于并口控制设备或装置技术领域,具体涉及到基于FPGA的并口控制实验装置。
背景技术
目前,学生实践中经常用到的并口控制实验装置存在以下不足:
1.电路复杂,控制系统多是由单片机,调试不方便;
2.不具有多种通信接口及网络连接和管理能力;
3.知识点片面,不能充分扩展学生的视野;
4.不能锻炼学生综合分析、解决问题的能力;
5.并口的控制方式是由软件程序实现的。
发明内容
本实用新型所要解决的技术问题在于克服上述的并口控制装置的不足,提供一种电路简单、集成度高、外围元件少、设计合理的基于FPGA的并口控制实验装置。
解决上述技术问题所采用的技术方案是:它具有对系统进行控制的控制电路;通信电路,该电路与控制电路相连;并口控制电路,该电路与控制电路相连。
本实用新型的控制电路为:集成电路U7的J6脚、G4脚、E4脚、E3脚、D1脚、D2脚、F3脚、D4脚、D3脚、F5脚、E5脚、D5脚、C2脚、C1脚、F4脚接并口控制电路,集成电路U7的C3脚、F6脚、E6脚、B3脚、A3脚、A4脚、B4脚、A5脚、B5脚、C4脚接通信电路,集成电路U7的J1脚接晶振Y1的4脚,集成电路U7的H5脚、G2脚、F2脚、G1脚、F1脚、J13脚、K12脚、G5脚、H4脚、L13脚、J5脚、M13脚依次接连接器J6的1脚~12脚,集成电路U7的E12脚、M5脚、F11脚、L6脚、K8脚、J10脚、J7脚、H10脚、H7脚、G9脚接1.2V电源,集成电路U7的B1脚、G3脚、K3脚、R1脚、A2脚、A15脚、C7脚、C10脚、E7脚、E10脚、B16脚、G14脚、K14脚、R16脚、M7脚、M10脚、P7脚、P10脚、T2脚、T5脚接3V电源,集成电路U7的F12脚、D12脚、E11脚、L5脚、N5脚、M6脚、T16脚、T1 脚、R15脚、R2脚、P9脚、P8脚、M9脚、M8脚、J14脚、J3脚、H14脚、H3脚、E9脚、G8脚、H8脚、H9脚、J8脚、J9脚、K9脚、A1脚、A16脚、B2脚、B15脚、C8脚、C9脚、E8脚接地,连接器J6的13脚接地,晶振Y1的1脚接3V电源、3脚接地;集成电路U7的型号为EP2C8F256C8,晶振Y1的型号为JHY50M。
本实用新型采用集成电路U7作为FPGA芯片,由集成电路U7产生的并口控制时序逻辑和通信控制逻辑,驱动并口控制电路和通信电路工作,该装置电路简单、集成度高、外围元件少,可应用于实验室并口控制装置。
附图说明
图1是本实用新型的电气原理方框图。
图2是图1中控制电路的电子线路原理图。
图3是图1中通信电路和并口控制电路的电子线路原理图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步详细说明,但本实用新型不限于这些实施例。
实施例1
在图1中,本实用新型的基于FPGA的并口控制实验装置由控制电路、并口控制电路、通信电路连接构成,并口控制电路与控制电路相连,通信电路与控制电路相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于榆林学院,未经榆林学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520243227.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种便携式电子实验台
- 下一篇:基于FPGA的直流电机控制实验装置