[发明专利]LDO电路有效
| 申请号: | 201510647956.5 | 申请日: | 2015-10-09 | 
| 公开(公告)号: | CN105183064A | 公开(公告)日: | 2015-12-23 | 
| 发明(设计)人: | 周宁 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 | 
| 主分类号: | G05F1/56 | 分类号: | G05F1/56 | 
| 代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 | 
| 地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | ldo 电路 | ||
技术领域
本发明涉及一种半导体集成电路制造,特别是涉及一种低压差线性稳压器(LDO)电路。
背景技术
如图1所示,是现有LDO电路图;现有LDO电路包括一个差分放大器、PMOS管PM2和有电阻R0和R1组成的电阻串,差分放大器的一个输入端连接参考电压VREF,另一个输入端连接由电阻串对LDO输出电压V_LDO分压后形成的反馈电压VFD,PMOS管PM2的漏极输出LDO输出电压V_LDO,PMOS管PM2的源极连接电源电压VCC。图1中所示的差分放大器包括由NMOS管NM0和NM1组成的差分放大器主体电路,由PMOS管PM0和PM1组成的有源负载电路,以及由NMOS管NMirr0和NMirr1组成的镜像电路,NMOS管NMirr0的漏极输入电流源IB,NMOS管NMirr1提供尾电流;在PMOS管PM2的栅极和漏极之间还串联有补偿电阻Rc和补偿电容Cc。节点NB为NMOS管NMirr0和NMirr1的栅极连接点,节点PB为PMOS管PM0和PM1的栅极连接点,节点PG为PMOS管PM2的栅极连接点。
图1所示的电路结构的缺点是在上电启动时LDO输出电压V_LDO会产生过冲,而LDO输出电压V_LDO一般连接到低压器件,过冲的LDO输出电压V_LDO会对后续的低压器件产生如击穿等不利影响。
发明内容
本发明所要解决的技术问题是提供一种LDO电路,能消除LDO输出电压上电过冲,能抑制LDO输出电压过冲。
为解决上述技术问题,本发明提供的LDO电路包括过冲抑制电路和LDO主体电路。
所述LDO主体电路包括差分放大器、第一PMOS管和串联电阻;所述差分放大器的第一输入端连接参考电压、第二输入端连接反馈电压、输出端连接到所述第一PMOS管的栅极,所述第一PMOS管的源极连接电源电压,所述串联电阻连接在所述第一PMOS管的漏极和地之间,由所述第一PMOS管的漏极输出LDO输出电压,所述串联电阻的对所述LDO输出电压分压后得到所述反馈电压。
所述差分放大器包括两个互为镜像的第一有源负载和第二有源负载,所述差分放大器还包括尾电流。
所述过冲抑制电路包括电流比较器、第二PMOS管、第一电阻、第一电容和第三PMOS管。
所述第二PMOS管的源极接电源电压,所述第二PMOS管的漏极连接所述第一电阻第一端,所述第一电容的第一端连接所述第一电阻的第二端,所述第一电容的第二端接地,所述第二PMOS管的栅极连接所述电流比较器的输出端。
所述第三PMOS管的栅极连接所述第一电容的第一端,所述第三PMOS管的源极接电源电压,所述第三PMOS管的漏极连接到所述第一PMOS管的栅极,令所述第一PMOS管的栅极的连接点为第一节点。
所述电流比较器对所述尾电流的镜像电流和所述第一有源负载的镜像电流进行比较。
在上电过程中,利用所述尾电流建立早于所述第一有源负载的电流建立的特点使所述电流比较器输出一低电平并使所述第二PMOS管导通,所述第二PMOS管导通后对所述第一电容进行充电,所述第一电容的充电使所述第三PMOS管的栅极电压滞后于所述电源电压的上升从而使所述第三PMOS管导通,所述第三PMOS管导通使得所述第一节点的电压跟随所述电源电压变化从而所述第一节点电压的上升速率和所述电源电压的上升速率保持一致,从而消除在上电过程中所述第一节点电压较低而使所述LDO输出电压产生过冲。
上电结束后,所述第一电容充电到所述电源电压的大小而使所述第三PMOS管断开。
进一步的改进是,所述过冲抑制电路还包括第一NMOS管,所述第一NMOS管的栅极连接所述电流比较器的输出端,所述第一NMOS管的漏极连接所述第一电容的第一端,所述第一NMOS管的源极接地。
当所述LDO输出电压产生过冲时,所述反馈电压会增加并使所述第一有源负载的电流增加,所述第一有源负载的电流增加使所述电流比较器的所述第一有源负载的镜像电流大于所述尾电流的镜像电流从而使所述电流比较器输出一高电平使所述第一NMOS管导通,所述第一NMOS管导通后对所述第一电容进行放电从而使所述第三PMOS管导通,所述第三PMOS管导通使得所述第一节点的电压增加,所述第一节点的电压增加使得所述第一PMOS管的电流减小从而使得所述LDO输出电压减小。
进一步的改进是,在所述第一电容的第一端和所述第三PMOS管的栅极之间还串联有偶数个反相器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510647956.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种局部阴影下多峰值光伏最大功率跟踪控制方法
- 下一篇:一种电压缓冲器电路





