[发明专利]像素电路有效

专利信息
申请号: 201510442260.9 申请日: 2015-07-24
公开(公告)号: CN104978940B 公开(公告)日: 2017-10-13
发明(设计)人: 洪嘉泽;曾柏翔;谢嘉定;小泽德郎;郭家玮 申请(专利权)人: 友达光电股份有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 上海专利商标事务所有限公司31100 代理人: 郭蔚
地址: 中国台湾新竹科*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 像素 电路
【权利要求书】:

1.一种像素电路,其特征在于,其包括:

一液晶电容,其具有一第一端以及一第二端,该液晶电容的该第二端与一共模电压电性耦接;

一第一储存电容,其具有一第一端以及一第二端,该第一储存电容的该第二端与一第一低电压电位电性耦接;

一驱动单元,与该液晶电容的该第一端电性耦接,该驱动单元是用以根据一驱动单元控制信号控制该液晶电容储存的一显示电位;

一补偿单元,与该驱动单元电性耦接,用以根据一第一控制信号补偿该驱动单元控制信号;以及

一重置单元,电性耦接该驱动单元、该补偿单元以及该第一储存电容,用以根据一第二控制信号重置该驱动单元控制信号以及该液晶电容的该第一端的电压电位;其中,该驱动单元更包括:

一第一晶体管,其具有一第一端、一第二端以及一控制端,该第一晶体管的该第一端是用以接收一电位信号,该第一晶体管的该控制端与该第一储存电容的该第一端电性耦接,用以接收该驱动单元控制信号,该第一晶体管的该第二端与该液晶电容的该第一端电性耦接。

2.如权利要求1所述的像素电路,其特征在于,该补偿单元更包括:

一第二晶体管,其具有一第一端、一第二端以及一控制端,该第二晶体管的该第二端及该控制端电性耦接该第一储存电容的该第一端;以及

一第三晶体管,其具有一第一端、一第二端以及一控制端,该第三晶体管的该第一端接收一显示数据信号,该第三晶体管的该控制端接收该第一控制信号,该第三晶体管的该第二端与该第二晶体管的该第一端电性耦接,该第一控制信号为一第n级栅极控制信号。

3.如权利要求2所述的像素电路,其特征在于,该重置单元更包括:

一第四晶体管,其具有一第一端、一第二端以及一控制端,该第四晶体管的该第一端是用以接收一第一高电压电位,该第四晶体管的该控制端是用以接收该第二控制信号,该第四晶体管的该第二端与该第一储存电容的该第一端电性耦接,该第二控制信号为一第n-1级栅极控制信号。

4.如权利要求3所述的像素电路,其特征在于,该第三晶体管用以于一第一时段关闭,该第四晶体管用以于该第一时段开启,以重置该驱动单元控制信号为该第一高电压电位,该第一晶体管用以于该第一时段开启,以透过一第二低电压电位的该电位信号,重置该液晶电容的该第一端为该第二低电压电位;该第四晶体管用以于一第二时段关闭,该第三晶体管及该第二晶体管用以于该第二时段开启,以使该第一储存电容的该第一端的电压由该第一高电压电位根据该显示显示数据信号的电位充/放电;该电位信号用以于一第三时段提供一第二高电压电位,该第一晶体管用以于该第三时段根据该第一储存电容的电位控制该液晶电容的该第一端的电位。

5.如权利要求1所述的像素电路,其特征在于,该像素电路更包括:

一显示数据信号输入单元,与该重置单元电性耦接,用以根据一第n级栅极控制信号决定是否输出一显示数据信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510442260.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top