[发明专利]一种无运放的低输出电压高电源抑制比带隙基准源电路在审
申请号: | 201510398494.8 | 申请日: | 2015-07-08 |
公开(公告)号: | CN104977964A | 公开(公告)日: | 2015-10-14 |
发明(设计)人: | 邓龙利;刘铭 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 胡彬;邓猛烈 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 无运放 输出 电压 电源 抑制 基准 电路 | ||
技术领域
本发明属于集成电路领域,涉及一种无运放的低输出电压高电源抑制比带隙基准源电路。
背景技术
随着系统集成技术的飞速发展,基准电压源已成为大规模、超大规模集成电路和几乎所有数字模拟系统中不可缺少的基本电路模块。基准电压源是超大规模集成电路和电子系统的重要组成部分,可广泛应用于高精度比较器、A/D和D/A转换器、随机动态存储器、闪存以及系统集成芯片中。带隙基准是所有基准电压中最受欢迎的一种,其主要作用是在集成电路中提供稳定的参考电压或参考电流,这就要求带隙基准对电源电压的变化和温度的变化不敏感。
如图1所示,为现有技术中的无运放带隙基准源电路。该电路包括基准电流产生电路和输出电路。基准电流产生电路具体包括三个PMOS管MP1、MP2和MP3,两个NMOS管MN1和MN2以及第零电阻R0,用于给输出电路提供基准电流。MP1、MP2和MP3的源极相连,栅极相连,MP1和MP2的漏极分别连接MN1和MN2的漏极,MN1的漏极和栅极分别连接MN2的栅极。输出电路包括串联的三极管Q1和第一电阻R1,Q1的发射极与R1相连,Q1的基极和集电极分别与MP3的漏极相连,连接点作为电压输出端。其中,MP1、MP2和MP3的漏极和栅极之间的电压差为m:m:n,MN1和MN2的漏极和栅极之间的电压差为1:p,其中,m、n和p为正整数。
由于该电路包括一个三极管,输出电压VBG具有负温度系数,即带隙基准电压对温度的变化敏感,且该电路的输出电压对于电源变化的抑制能力比较差。
发明内容
本发明的目的是提出一种无运放的低输出电压高电源抑制比带隙基准源电路,以解决带隙基准电压对温度敏感的问题,提高电源抑制比。
本发明实施例提供了一种无运放的低输出电压高电源抑制比带隙基准源电路,包括基准电流产生电路和输出电路,其中,
所述基准电流产生电路的三个分支分别包括串联的两个PMOS管;
所述电路还包括偏置电路,所述偏置电路包括串联的第一偏置PMOS管、第二偏置PMOS管和偏置NMOS管,两个偏置PMOS管与基准电流产生电路中的PMOS管并联;第二偏置PMOS管的漏极与所述偏置NMOS管漏极相连;所述偏置NMOS管的栅极与基准电流产生电路中第一NMOS管的漏极连接,所述偏置NMOS管的源极与基准电流产生电路中第二NMOS管的源极连接;所述第二NMOS管的漏极和栅极相连;
所述输出电路包括串联的第一电阻和第二电阻、串联的第零三极管和第一三极管,所述第一电阻两端分别连接第零三极管和第一三极管的基极,所述第二电阻两端分别连接第零三极管的基极与发射极,所述第一三极管的基极与集电极相连,所述第一三极管的发射极与所述第零三极管的集电极相连,且连接点作为电压输出端。
上述电路中,优选的是:
第一电阻和/或第二电阻,其阻值可调。
本发明实施例的技术方案,为了满足芯片对于低压低功耗需求而进行了改进,对于静态功耗要求较高的芯片有极其重大的意义。该带隙基准电路中,由于不再引入运放,所以也就不会产生失调电压对于带隙(bandgap)输出电压影响的问题。
为了增大该电路对于电源电压的抑制作用,增加了一路偏置电路,可以保证正NMOS的漏极端保持一致,不会随电源电压的变化使得电路的基准电流有变化,提高了输出电压对于电源变化的抑制能力。
为了降低该电路的功耗,在偏置电路中增加了分压电阻,为该电路中各PMOS管的栅极提供电压,不必设计另外的偏置电路为各PMOS管的栅极提供电压,从而降低了电路的功耗。
为了得到零温漂温度系数的输出,可以通过调整输出电路中电阻的阻值得到零温漂温度系数的输出。
附图说明
图1为现有带隙基准电路的电路图;
图2为本发明实施例提供的一种带隙基准电路的电路图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图2为本发明实施例提供的一种带隙基准电路的电路图,该无运放的低输出电压高电源抑制比带隙基准源电路,包括基准电流产生电路和输出电路。
上述基准电流产生电路的三个分支分别包括串联的两个PMOS管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510398494.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种复位管理方法和装置
- 下一篇:一种锂电池充放电纹波过滤电路