[发明专利]移位寄存器单元、驱动电路和方法、阵列基板和显示装置在审
| 申请号: | 201510164786.5 | 申请日: | 2015-04-09 |
| 公开(公告)号: | CN104715733A | 公开(公告)日: | 2015-06-17 |
| 发明(设计)人: | 王峥 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 吕晓章;张银英 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 单元 驱动 电路 方法 阵列 显示装置 | ||
技术领域
本公开涉及显示技术领域,更具体地,涉及一种移位寄存器单元、选通驱动电路、阵列基板、显示装置和用于该移位寄存器单元的驱动方法。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有低辐射、体积小及低耗能等优点,被广泛地应用在笔记本电脑、平面电视或移动电话等电子产品中。液晶显示器典型地包括像素阵列、数据驱动电路和选通驱动电路。当液晶显示器进行显示时,数据驱动电路可以将输入的显示数据输入到液晶面板的数据线,选通驱动电路将输入的时钟信号经过移位寄存器转换成控制像素阵列中的像素开启/关断的电压,并逐行施加到液晶面板的选通线上。
为了进一步降低液晶显示器产品的生产成本,现有的选通驱动电路常采用阵列基板行驱动(GOA,Gate Driver on Array)设计,其中将薄膜晶体管(TFT,Thin Film Transistor)选通开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动。这不仅可以从材料成本和制作工艺两方面降低产品成本,而且使得显示面板具有美观的设计。
通常,在基于GOA技术的选通驱动电路的移位寄存器中,时钟信号通常成对地出现,例如为包括时钟信号CLK和反向的时钟信号CLKB。具体的对数可以为一对、两对、三对等,即2个时钟信号的结构、4个时钟信号的结构、6个时钟信号的结构等。移位寄存器中通常单独设置用于控制移位寄存器的下拉的下拉控制单元。在移位寄存器的上拉单元根据上拉控制节点的电位将其输出信号电平上拉之后,下拉控制单元控制执行下拉操作。下拉控制单元通常包括多个TFT,为了对移位寄存器的输出信号电平进行上拉和下拉,也需要多个TFT。诸多的TFT数量导致移位寄存器中的布线变复杂。因此,期望能够减少移位寄存器中的元件(特别是TFT)的数量,并简化移位寄存器的布线设计。
发明内容
本公开提供了一种移位寄存器单元、选通驱动电路、阵列基板、显示装置和用于该移位寄存器单元的驱动方法,其能够减少移位寄存器单元所需的TFT的数量,减少移位寄存器单元中的功耗,并减少移位寄存器单元中的布线。
第一方面,提供了一种移位寄存器单元。该移位寄存器单元可包括输入模块、上拉模块、下拉模块和复位模块。输入模块连接到第一信号输入端、和上拉控制节点,用于根据所述第一信号输入端的信号来控制所述上拉控制节点的电位。上拉模块连接到所述上拉控制节点、第二时钟信号端和本级输出端,用于根据所述第二时钟信号端的信号和所述上拉控制节点的电位从所述本级输出端输出本级输出信号。下拉模块连接到第三时钟信号端、所述上拉控制节点、所述本级输出端和电源端,用于根据所述第三时钟信号端的信号将所述上拉控制节点的电位和所述本级输出端的信号下拉为低电平。复位模块,连接到第二信号输入端、所述上拉控制节点、所述本级输出端和电源端,用于根据所述第二信号输入端的信号复位所述上拉控制节点的电位,并将所述本级输出端的信号下拉为低电平。
结合第一方面,在第一方面的一种实现方式中,移位寄存器单元还可包括隔离模块。该隔离模块连接到所述第二时钟信号端和所述上拉控制节点,用于降低所述第二时钟信号端的信号所导致的移位寄存器单元中的信号波动。
结合第一方面及其上述实现方式,在第一方面的另一实现方式中,所述隔离模块还可连接到第一时钟信号端,并可包括:第二电容器,具有连接到第一时钟信号端的第一端和连接到所述上拉控制节点的第二端;第四电容器,具有连接到所述第二时钟信号端的第一端和连接到所述上拉控制节点的第二端。
结合第一方面及其上述实现方式,在第一方面的另一实现方式中,所述隔离模块还可连接到所述第三时钟信号端,并可包括:第三电容器,具有连接到所述第三时钟信号端的第一端和连接到所述上拉控制节点的第二端;第四电容器,具有连接到所述第二时钟信号端的第一端和连接到所述上拉控制节点的第二端。
结合第一方面及其上述实现方式,在第一方面的另一实现方式中,所述第一时钟信号端中的信号、所述第二时钟信号端的信号、和所述第三时钟信号端的信号可以为方波信号,并且分别对应于上一级输出信号、所述本级输出信号和下一级输出信号。该上一级输出信号是与所述移位寄存器单元相邻的上一级移位寄存器单元的输出信号。所述下一级输出信号是与所述移位寄存器单元相邻的下一级移位寄存器单元的输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司;,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510164786.5/2.html,转载请声明来源钻瓜专利网。





