[发明专利]用于降低信令功率的方法和装置有效

专利信息
申请号: 201480064458.1 申请日: 2014-11-21
公开(公告)号: CN105765930B 公开(公告)日: 2017-10-24
发明(设计)人: T·M·霍利斯 申请(专利权)人: 高通股份有限公司
主分类号: H04L25/49 分类号: H04L25/49;G06F13/38;H03M5/02
代理公司: 上海专利商标事务所有限公司31100 代理人: 唐杰敏
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 降低 功率 方法 装置
【说明书】:

相关申请的交叉引用

本申请要求于2013年11月25日向美国专利商标局提交的美国非临时专利申请No.14/089,683的优先权和权益,其全部内容通过援引纳入于此。

背景技术

领域

本公开一般涉及高速数据通信接口,尤其涉及脉冲振幅调制编码的数据通信链路。

背景

移动设备(诸如蜂窝电话)的制造商可以在一个或多个集成电路(IC)设备和/或一个或多个电路板中部署各种电子组件。这些电子组件可包括处理设备、存储设备、通信收发机、显示器驱动器以及类似组件。在一个示例中,可以在印刷电路板(PCB)上提供处理设备,并且该处理设备可以与在同一PCB上和/或在不同PCB上的一个或多个存储器设备通信。处理器可以使用支持数据和控制信号的单向和双向通道的高速通信链路与存储器设备通信。

在多线接口中,与通信链路相关联的功耗相对于移动无线设备中可用的功率预算而言可能是很大的。在某种程度上,通信链路所消耗的功率可通过总线宽度、用于在传输线上传送数据的驱动器类型、传输线的几何形状和结构、编码格式、切换频率、逻辑状态(这可由编码方案的电压和电流电平来定义)等等中的一者或多者来确定。

概述

本文公开的各实施例提供了可降低数据通信链路中的功耗的系统、方法以及装置。功耗可通过限制多位数据码元的主位和次位中高功率编码状态的出现数量来被降低。主位可以是多位数据码元中的位,它具有比该多位数据码元中的其他位的信令状态汲取更多功率的一个或多个信令状态,且次位可以是该多位数据码元中的另一位,它具有比该多位数据码元中的除主位以外的其余位汲取更多功率的信令状态。在一些示例中,主位可以是多位数据码元的最高有效位(MSB)或最低有效位(LSB),且多位数据码元的次位可以是与多位数据码元相关联的多个位中的任一位(主位除外)。

在本公开的一方面,一种用于数据通信的方法,包括:确定与多个输入数据码元的处于第一逻辑状态的主位部分相对应的第一部分以及与多个输入数据码元的处于第一逻辑状态的次位部分相对应的第二部分;根据该多个输入数据码元来生成传输码元;以及将传输码元提供给配置成将传输码元编码成多电平传输码元以供在通信链路上传输的一个或多个多状态编码器。与传送处于第一逻辑状态的次位相比,传送处于第一逻辑状态的主位可需要更多功率。在第二部分大于一半且大于第一部分时,可从多个输入数据码元的次位导出传输码元的主位且从多个输入数据码元的主位导出传输码元的次位。

在本公开的一方面,根据多个输入数据码元来生成传输码元包括:在第一部分大于一半时将输入数据码元的主位反相;以及在第二部分大于一半时将输入数据码元的次位反相。

在本公开的一方面,根据多个输入数据码元来生成传输码元包括:在第一部分大于一半或第二部分大于一半时将传输码元的主位反相。

在本公开的一方面,主位和次位是多位数据码元的二进制编码的位,并且其中与传送处于第二逻辑状态的二进制编码的位相比,传送处于第一逻辑状态的二进制编码的位可需要更多功率。

在本公开的一方面,传输码元序列可以在通信链路的连接器上传送。各传输码元可以在通信链路上并行地传送。

在本公开的一方面,编码指示符信号可被提供给一个或多个多状态编码器之一以获得指示传输码元的主位是否与输入数据码元的次位相对应以及传输码元的次位是否与输入数据码元的主位相对应的多电平编码指示符信号。多电平编码指示符信号和多电平传输码元可在通信链路上在一个传送时钟循环中并行地传送。多电平编码指示符信号可以指示传输码元的主位是否被反相。多电平编码指示符信号可以指示传输码元的次位是否被反相。一个或多个多状态编码器可将传输码元中的每一者编码成至少三个电压或电流电平之一。一个或多个多状态编码器可编码传输码元中的每一者以供在脉冲振幅调制通信链路上传输。

在本公开的一方面,一种设备包括用于确定多个多位数据码元的处于第一逻辑状态的主位部分的装置;以及用于将传输码元提供给多状态编码器的装置。与处于第二逻辑状态的主位相比,传送处于第一逻辑状态的主位可需要更多功率。与传送处于任何逻辑状态的次位相比,传送处于第一逻辑状态的主位可需要更多功率。在主位部分大于一半时,每一传输码元可包括多个多位数据码元中的对应一个多位数据码元的主位的经反相版本。多状态编码器可被配置成将多个多位数据码元中的每一者编码成通信链路上的至少三个电压或电流电平之一。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201480064458.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top