[实用新型]一种新型触发式行地址寄存电路有效
申请号: | 201420716101.4 | 申请日: | 2014-11-25 |
公开(公告)号: | CN204332381U | 公开(公告)日: | 2015-05-13 |
发明(设计)人: | 罗娅 | 申请(专利权)人: | 成都措普科技有限公司 |
主分类号: | G11C19/28 | 分类号: | G11C19/28 |
代理公司: | 深圳市合道英联专利事务所(普通合伙) 44309 | 代理人: | 廉红果;陆庆红 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 新型 触发 地址 寄存 电路 | ||
技术领域
本实用新型涉及一种寄存器电路,具体是指一种新型触发式行地址寄存器电路。
背景技术
寄存器是CPU里不可缺少的存储单元,其容量的大小和运行速度直接决定了CPU的性能。目前,较为先进的是行地址寄存器和列地址寄存器,而无论是何种寄存器,其都需要通过电路来作为驱动。但是,目前人们所使用的行地址寄存器因其电路结构较为复杂而使得其能耗较高,运算速度较慢,不能很好的满足人们的低能耗、高运算效率的需求。
实用新型内容
本实用新型的目的在于克服目前行地址寄存器所存在的能耗较高、运算速度较低的缺陷,提供一种结构简单、实用的触发式行地址寄存电路。
本实用新型的目的通过下述技术方案实现:一种新型触发式行地址寄存电路,主要由直流转换芯片U,与直流转换芯片U的P10管脚相连接的行地址寄存器阵列,以及与直流转换芯片U的C1管脚和C2管脚相连接的触发电路组成;所述触发电路由射极耦合式非对称电路,以及与其输出端相连接的无源π型滤波电路组成,其特征在于,在直流转换芯片U的C2管脚与C3管脚之间还串接有光束激发式逻辑放大电路;所述光束激发式逻辑放大电路主要由功率放大器P,与非门IC1,与非门IC2,与非门IC3,负极与功率放大器P的同相端相连接、正极经光二极管D1后接地的极性电容C6,一端与极性电容C6的正极相连接、另一端经二极管D2后接地的电阻R13,正极与电阻R13和二极管D2的连接点相连接、负极接地的极性电容C8,一端与与非门IC1的负极输入端相连接、另一端与功率放大器P的同相端相连接的电阻R9,串接在功率放大器P的反相端与输出端之间的电阻R10,一端与与非门IC1的输出端相连接、另一端与与非门IC3的负极输入端相连接的电阻R11,正极与与非门IC2的输出端相连接、负极与与非门IC3的负极输入端相连接的电容C7,以及一端与极性电容C8的正极相连接、另一端与与非门IC2的负极输入端相连接的电阻R12组成;所述与非门IC1的正极输入端与功率放大器P的反相端相连接,其输出端与与非门IC2的正极输入端相连接,与非门IC3的正极输入端与功率放大器P的输出端相连接;功率放大器P的同相端则与直流转换芯片U的C2管脚相连接,与非门IC3的输出端则与直流转换芯片U的C3管脚相连接。
所述射极耦合式非对称电路由三极管Q1,三极管Q2,三极管Q3,串接在三极管Q2的发射极与三极管Q3的基极之间的一级滤波电路,串接在三极管Q3的集电极与二极管Q2的集电极之间的电阻R7,串接在三极管Q1的集电极与三极管Q2的集电极之间的电阻R3,串接在三极管Q1的发射极与无源π型滤波电路之间的二级滤波电路,串接在三极管Q1的基极与无源π型滤波电路之间的三级滤波器,以及串接在三极管Q1的基极与无源π型滤波电路之间的电阻R2和串接在三极管Q3的基极与无源π型滤波电路之间的电阻R6组成;所述三极管Q2的基极与三极管Q1的集电极相连接,其集电极与无源π型滤波电路相连接,所述三极管Q2的发射极与三极管Q3的发射极均接地。
所述无源π型滤波电路由电容C1、电容C2,以及串接在电容C1的正极与电容C2的正极之间的电阻R8组成;所述三极管Q2的集电极则与电容C2的正极相连接;电容C1的正极和负极则形成输出端。
为确保使用效果,所述的电容C1、电容C2均为贴片电容,而所述行地址寄存器阵列则由6个行地址寄存器组成,且这6个行地址寄存器均经过开关S与直流转换芯片U的P10管脚相连接。
所述直流转换芯片U为ZXLD1320降压型芯片。
本实用新型与现有技术相比,具有如下优点和有益效果:
(1)本实用新型的整体结构非常简单,在采用射极耦合式非对称电路作为触发电路后,能最大程度的降低行地址寄存器的能耗,能有效防止电流脉冲对寄存器的击穿。
(2)本实用新型采用直流转换芯片来作为降压芯片,在结合射极耦合式非对称电路后,能使得行地址寄存器的存取速度较传统提供20%以上。
附图说明
图1为本实用新型的整体结构示意图。
具体实施方式
下面结合实施例及附图,对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
如图1所示,本实用新型所述的触发式行地址寄存电路主要由直流转换芯片U,与直流转换芯片U的P10管脚相连接的行地址寄存器阵列,与直流转换芯片U的C1管脚和C2管脚相连接的触发电路,以及串接在直流转换芯片U的C2管脚与C3管脚之间的光束激发式逻辑放大电路组成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都措普科技有限公司,未经成都措普科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420716101.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种减少漏光的指针
- 下一篇:用于反熔丝的编程烧录电路