[实用新型]基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路有效
申请号: | 201420671444.3 | 申请日: | 2014-11-11 |
公开(公告)号: | CN204272143U | 公开(公告)日: | 2015-04-15 |
发明(设计)人: | 范丽娟 | 申请(专利权)人: | 滨州学院 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 256603 *** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 混合 分数 积分电路 模块 0.1 lorenz 混沌 系统 电路 | ||
1.基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,第一部分与电阻Ry串联后再与电容Cy并联,形成第二部分,前两部分与电阻Rz串联后再与电容Cz并联,形成第三部分,前三部分与电阻Rw串联后再与电容Cw并联,形成第四部分,前四部分与电阻Ru串联后再与电容Cu并联,形成第五部分,前五部分与电阻Rv串联后再与电容Cv并联,形成第六部分,输出引脚A接第一部分,输出引脚B接第六部分。
2.根据权利要求1所述基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路,其特征在于:所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成。
3.根据权利要求2所述基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路,其特征在于,还包括0.1阶积分电路模块,所述电阻Rx=0.6286M,所述电位器Rx1=3.5K,所述电阻Rx2=500K、Rx3=100K、Rx4=20K、Rx5=5.1K,所述电容Cx=15.75uF,所述电容Cx1=10uF、Cx2=4.7uF、Cx3=1uF、Cx4=47nF;所述电阻Ry=0.3845M,所述电位器Ry1=3.5K,所述电阻Ry2=200K、Ry3=100K、Ry4=51K、Ry5=30K,所述电容Cy=0.1569uF,所述电容Cy1=100nF、Cy2=47nF、Cy3=10nF、Cy4悬空;所述电阻Rz=0.5718M,所述电位器Rz1=0.8K和所述电阻Rz2=500K、Rz3=51K、Rz4=20K、Rz5=0K,所述电容Cz=0.631nF,所述电容Cz1=0.33nF、Cz2=0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw、Ru、Rv均为零,所述电容Cw、Cu、Cv均悬空。
4.根据权利要求3所述基于混合型分数阶积分电路模块的0.1阶含x方的Lorenz混沌系统电路,其特征在于:
(1)含x方的Lorenz混沌系统的数学模型i:
(2)一个含x方的0.1阶Lorenz混沌系统的数学模型ii为:
(3)根据0.1阶含x方的Lorenz混沌系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
所述运算放大器U1的第1引脚通过电阻R7与U1的第6引脚相接,第2引脚通过电阻R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接混合型分数阶积分电路U7的A引脚,第7引脚接输出y,通过电阻R1与第13引脚相接,通过电阻R8与第6引脚相接,接混合型分数阶积分电路U8的B引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,通过电阻R5与第2引脚相接,接乘法器U3的第1引脚,接乘法器U4的第1、3引脚,接混合型分数阶积分电路U6的B引脚,第9引脚接混合型分数阶积分电路U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接;
所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R12与第9引脚相接,接乘法器U3的第3引脚,接接混合型分数阶积分电路U10的B引脚,第9引脚接混合型分数阶积分电路U9的A引脚,第13引脚通过电阻R10接第14引脚,第14引脚通过电阻R13接第9引脚;
所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R9接U1第6引脚,第8引脚接VCC;
所述乘法器U4的第1引脚接U1的第8脚,第3引脚接U1的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R11接U2第13引脚,第8引脚接VCC;
所述0.1阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,B引脚接接运算放大器U1的第8引脚;
所述0.1阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,B引脚接接运算放大器U1的第7引脚;
所述0.1阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,B引脚接接运算放大器U2的第8引脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于滨州学院,未经滨州学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420671444.3/1.html,转载请声明来源钻瓜专利网。