[实用新型]一种硅基微显示器集成异步传输移位寄存器电路有效

专利信息
申请号: 201420620927.0 申请日: 2014-10-27
公开(公告)号: CN204143880U 公开(公告)日: 2015-02-04
发明(设计)人: 耿卫东;曾夕;张蕰千;刘艳艳;庄再姣;张晋 申请(专利权)人: 南开大学
主分类号: G11C19/28 分类号: G11C19/28;G09G3/32;G09G3/36
代理公司: 天津佳盟知识产权代理有限公司 12002 代理人: 侯力
地址: 300071*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 硅基微 显示器 集成 异步 传输 移位寄存器 电路
【说明书】:

技术领域

本实用新型涉及平板显示技术、头盔显示技术和智能视频眼镜等领域,特别涉及到一种硅基液晶微显示器件、硅基有机发光微显示器件的内部结构。

背景技术

硅基微显示技术是近年来发展的一种新型显示技术,包括硅基液晶LCoS和硅基有机发光器件OLEDoS,是利用大规模集成电路工艺在硅片上制备的微尺寸高分辨率显示器,在可穿戴电子设备、虚拟现实、视频眼镜、微投影显示器等便携移动信息显示领域具有非常广泛的应用。

硅基微显示器与传统的平板显示器一样,显示像素成矩阵分布,采用逐行逐列有源寻址的扫描结构来驱动像素进行信息显示,在这种结构中,为了实现逐行逐列扫描,根据显示器的分辨率设置了行移位寄存器和列移位寄存器。现行的行移位寄存器和列移位寄存器采用了串入并出的工作机制,在场同步信号和行时钟的控制下,行移位寄存器的并行输出端每次只有一级输出高电平,驱动对应的一行像素的门级,用以将图像数据写入该行的像素电路中。同样的原理,列移位寄存器的并行输出端每次只有一级输出高电平,驱动对应的列像素的数据线,从而完成一个像素上显示数据的写入。在这种扫描过程中,每一个时钟周期,虽然M级或N级的移位寄存器都只有一个单元电路输出高电平有效,而所有输出低电平的单元电路则都处于空翻状态,所有进行空翻的单元电路都会产生动态功耗。

本实用新型提出硅基微显示器集成异步传输移位寄存器电路,工作可靠性高,可应用于各种低功耗硅基微显示器片上扫描电路。

发明内容

本实用新型的目的是解决硅基微显示器内部高速扫描驱动电路动态功耗大的问题,提供一种低功耗异步数据传输的硅基微显示器集成异步传输移位寄存器电路,该电路结构可以在前一级电路输出为高电平时被启动工作,而在本级电路输出高电平数据之后,断开本级电路的时钟,从而避免电路的空翻产生的功耗。

本实用新型提供的硅基微显示器集成异步传输移位寄存器电路包括:

M x N个异步传输移位寄存器数据移位传输单元电路,其中M和N分别代表硅基微显示器的列分辨率和行分辨率,每一个异步传输移位寄存器数据移位传输单元电路包括D触发器、二反相输入或门、二输入或非门、传输门TGA和传输门TGB电路;D触发器的数据输入端和二输入或非门电路的一个输入端连在一起,并与前级数据输出端相连,D触发器的正相时钟输入端CK与传输门TGB的输出端相连,D触发器的反相时钟输入端BCK与传输门TGA的输出端相连,D触发器的正相输出端Q连接到下一级的数据输入端,并与二输入或非门电路的另一个输入端相连,D触发器的反相输出端BQ作为本级反相输出端,并与二反相输入或门的一个输入端相连,二反相输入或门的另一个输入端与前级单元电路的反相输出端相连。

所述的D触发器,其双向时钟在传输门TGA和TGB的控制下工作,传输门TGA和TGB都有三个输入端,传输门TGA和TGB的反相控制输入端连在一起,并与二输入与非门的输出端相连,传输门TGA和TGB的正相控制输入端连在一起,并与二反相输入或门的输出端相连,在行扫描移位寄存器电路中,传输门TGA的信号输入端与外部全局双向时钟信号的BGVCK相连,传输门TGB的信号输入端与外部全局双向时钟信号的GVCK相连,在列扫描移位寄存器电路中,传输门TGA的信号输入端与外部全局双向时钟信号的BGHCK相连,传输门TGB的信号输入端与外部全局双向时钟信号的GHCK相连;传输门TGA的输出端与D触发器的反相时钟输入端BCK相连,传输门TGB的输出端与D触发器的正相时钟输入端CK相连。

所述的N个行扫描数据移位传输单元电路,其中第一个单元电路的本级数据输入端与外部的场同步信号VS相连,同时与场同步反相器的输入端相连,场同步反相器的输出端与二反相输入或门的一个输入端相连;其后的各数据移位传输单元电路的数据输入端均与其前面单元电路的数据输出端相连;二反相输入或门的另一个输入端与本级反相输出端相连,构成硅基微显示器N级行扫描移位寄存器电路。

所述的M个列扫描数据移位传输单元电路,其中第一个单元电路的本级数据输入端与外部的行同步信号HS相连,同时与行同步反相器的输入端相连,行同步反相器的输出端与二反相输入或门的一个输入端相连;其后的各数据移位传输单元电路的数据输入端均与其前面的单元电路的数据输出端相连;二反相输入或门的另一个输入端与本级反相输出端相连,构成硅基微显示器M级列扫描移位寄存器电路。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南开大学,未经南开大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420620927.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top