[实用新型]一种基于视频信息采集处理的多DSP系统有效
申请号: | 201420359531.5 | 申请日: | 2014-07-01 |
公开(公告)号: | CN204046728U | 公开(公告)日: | 2014-12-24 |
发明(设计)人: | 李海燕;隋金雪;李惠彬;杨莉;胡云安;耿宝亮 | 申请(专利权)人: | 中国人民解放军海军航空工程学院 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/14 |
代理公司: | 北京科亿知识产权代理事务所(普通合伙) 11350 | 代理人: | 汤东凤 |
地址: | 264001 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 视频 信息 采集 处理 dsp 系统 | ||
技术领域
本实用新型属于数字信号处理技术领域,具体涉及一种基于视频信息采集处理的多DSP系统。
背景技术
目前随着现代信息应用技术的发展,数字信号处理领域新理论的不断提出,实时图像处理、雷达信号处理、软件无线电、电子信息对抗、计算仿真等领域都有了迅猛的发展。信息应用技术的发展对现在信号处理系统的数据处理能力,系统数据吞吐量、以及多任务实时处理能力都产生了挑战。单个DSP(数字信号处理器digitalsignal processor)数据处理系统在比较复杂的信号数据处理系统中已经无法满足现代信息应用技术所需的系统对于信息数据处理能力的要求。多DSP信息处理系统以其优异的运算处理能力迅速成为现代信息应用技术处理所需的基础。
现有的多DSP系统有基于共享总线、Link、HPI/IDMA、数据交换、SPORT、PCI总线等几种总线连接方式。其中每种都有各自的优缺点,其中基于PCI组网总线的连接方式,需要利用PCI专有芯片组建二级PCI网络,才能将多个DSP挂载在网络上。这样的连接一方面使得任务实时处理能力严重受影响,其次该种连法有组网复杂,需要大量的资源用于网络维护的问题。基于数据交换的系统,其结构特点决定了每两个DSP模块之间需要DPRAM或双向FIFO对或网络交换机来维持两个DSP系统的数据交换,其任务分配复杂,数据交换实时性低,DSP连接需要多个数据交换物质来实现系统内DSP的互联。
实用新型内容
为了解决当前多DSP系统结构复杂的问题,本实用新型提供了基于视频信息采集处理的多DSP系统,该系统结构简单、紧凑,有很好的实际应用价值。
为达到上述目的,本实用新型的技术方案为:
一种基于视频信息采集处理的多DSP系统包括:主机控制系统、FPGA数据采集存储分配系统、多DSP数据处理系统以及电源、复位管理模块;所述主机控制系统通过同步串行接口连接所述FPGA数据采集存储分配系统,所述主机控制系统通过主机接口(HPI)连接所述DSP数据处理系统,所述多DSP数据处理系统通过异步外部存储器接口(EMIF)连接所述FPGA数据采集存储分配系统;所述主机控制系统、FPGA数据采集存储分配系统和多DSP数据处理系统分别连接电源、复位管理模块。
优选地,所述电源、复位管理模块包括电源管理模块和复位管理模块;所述主机控制系统、FPGA数据采集存储分配系统、多DSP数据处理系统以及复位管理模块根据各自电源供电需求分别与电源管理模块的+1.2V电源接口、+1.8V电源接口、+3.3V电源接口、+5V电源接口连接;所述主机控制系统、FPGA数据采集存储分配系统、多DSP数据处理系统均分别通过上电复位接口和一键复位接口与复位管理模块的连接。
优选地,所述主机控制系统包括S3C44B0X主控芯片、复位电路、JTAG下载调试接口、外扩Flash、外扩DDRSDRAM、主机控制系统与FPGA数据采集存储分配系统指令交换接口以及主机控制系统与多DSP数据处理系统指令交换接口;所述复位电路、JTAG下载调试接口、外扩Flash、外扩DDRSD RAM、主机控制系统与FPGA数据采集存储分配系统指令交换接口以及主机控制系统与多DSP数据处理系统指令交换接口均分别与S3C44B0X主控芯片连接;所述外扩Flash采用S29AL032D芯片,外扩DDRSDRAM采用IS6ILV51216芯片;所述主机控制系统与FPGA数据采集存储分配系统指令交换接口为同步串行接口,所述主机控制系统与多DSP数据处理系统指令交换接口为主机接口(HPI);
优选地,所述FPGA数据采集存储分配系统包括Virtex-5系列ADP1828芯片、复位电路、JTAG下载调试接口、外扩Flash、数据采集前端,主机控制系统与FPGA数据采集分配系统指令交换接口,FPGA数据采集分配系统与多DSP数据处理系统指令交换接口;所述复位电路、JTAG下载调试接口、外扩Flash、数据采集前端,机控制系统与FPGA数据采集分配系统指令交换接口,FPGA数据采集分配系统与多DSP数据处理系统指令交换接口均与Virtex-5系列ADP1828芯片连接;所述数据采集前端采用TVP5150PBS视频解码芯片;所述FPGA数据采集分配系统与多DSP数据处理系统指令交换接口为异步外部存储器接口(EMIF);
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军海军航空工程学院,未经中国人民解放军海军航空工程学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420359531.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:手机摄像模组远近景测试治具
- 下一篇:一种超声波测距仪
- 信息记录介质、信息记录方法、信息记录设备、信息再现方法和信息再现设备
- 信息记录装置、信息记录方法、信息记录介质、信息复制装置和信息复制方法
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录设备、信息重放设备、信息记录方法、信息重放方法、以及信息记录介质
- 信息存储介质、信息记录方法、信息重放方法、信息记录设备、以及信息重放设备
- 信息存储介质、信息记录方法、信息回放方法、信息记录设备和信息回放设备
- 信息记录介质、信息记录方法、信息记录装置、信息再现方法和信息再现装置
- 信息终端,信息终端的信息呈现方法和信息呈现程序
- 信息创建、信息发送方法及信息创建、信息发送装置