[发明专利]一种机上复杂告警设备BIT自检测方法在审
申请号: | 201410707580.8 | 申请日: | 2014-11-28 |
公开(公告)号: | CN105699798A | 公开(公告)日: | 2016-06-22 |
发明(设计)人: | 卓立峥;贾宏兵 | 申请(专利权)人: | 上海航空电器有限公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 上海世贸专利代理有限责任公司 31128 | 代理人: | 叶克英 |
地址: | 201101 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 复杂 告警 设备 bit 检测 方法 | ||
技术领域
本发明涉及一种机载设备的BIT检测方法,特别是一种根据机上复杂告警设备的硬件电路设计,对各功能模块进行BIT检测的机上复杂告警设备BIT自检测方法。
背景技术
随着装备的复杂程度和技术含量越来越高,维修性、测试性对装备的作战能力、生存能力、机动性、维修人员、保障费用产生了越来越重要的影响。提高装备设计时的测试性是减少保障设备和费用、提高保障效率的最有效手段之一。BIT设计作为测试性设计的重要内容,在航空机载设备的设计中越来越重要。
典型的BIT系统设计一般具备加电BIT、在线BIT、启动BIT三种工作模式,加电BIT主要用于上电过程中对设备健康状态进行检查;在线BIT用于任务执行过程中对系统关键指标或状态的监控;启动BIT用于设备维护时的故障检测与隔离。典型的BIT工作流程图如图1所示。
BIT设计主要分为硬件设计和软件设计。
硬件设计首先要确定BIT电路复用设备中的功能电路还是采用专用的硬件电路。
若复用设备中的功能电路,应考虑系统资源的容量约束,以及是否会干扰设备的正常工作,以合理的分配资源。在可能的情况下,应尽可能地复用功能电路实现BIT设计。
若采用专用硬件电路,需考虑可靠性因素,并考虑增加专用硬件是否会对设备造成不利影响。对于自身无法进行BIT检测同时功能比较重要的电路,需要考虑设计专门的硬件电路对其进行监控。
对于DSP、RAM、CPLD等器件,由于无法通过硬件电路进行检测,需设计相应的软件,通过对其内存单元写入数据后回读比较或通过内部逻辑判断器件是否工作正常。
目前国内外对新一代军事装备从系统设计开始就非常重视BIT技术的设计与应用,BIT的功能越来越强大,逐步具有了很多原先ATE才具备的故障检测、隔离、定位功能设备测试性设计是为了提高设备的故障诊断能力,故障检测更加快速、准确。
但是,目前机载产品BIT设计存在以下缺陷:
BIT功能相对简单,诊断技术单一,诊断能力差,虚警率高;
采用专用自检电路进行BIT检测会增加设备规模,降低设备可靠性,且不具备通用性。
发明内容
本发明的目的在于提供一种机上复杂告警设备BIT自检测方法,根据机上复杂告警设备的硬件电路设计,综合利用各种诊断方式,对各功能模块进行BIT检测。
为了实现上述目的,本发明的技术方案如下:一种机上复杂告警设备BIT自检测方法,地开采集模块电路包括比较器,地/开信号通过二极管隔离后,经分压电阻接入比较器的正向输入端,比较器的反向输入端接入由离散采集基准模块产生的基准电压;总线收发器采用DEI1016器件标准电路;离散输出驱动电路采用SG2003器件,所述SG2003器件的COM端通过电阻接地,并与一比较器的反向输入端连接,比较器的输出端为FB0端;离散量数据输入输出、总线数据输入输出使用现场可编程逻辑器件;其特征在于地开采集电路BIT测试为:在比较器的反向接入端的电压分别置于15V和2.5V,当置于15V时比较器输出不为低,或者置于2.5V时比较器输出不为高,则判断为故障;总线收发器BIT测试为:向DEI1016器件写入内环自检测控制字,开启内置的自检测功能,将测试数据发送端回绕至两个接收端,并且两接收端收到的数据互为反码,从接收端回读,判定HB6096总线输入输出通道的发送与接收是否正常,接收端回读到的数据与发送不一致为故障;离散输出驱动电路BIT测试为:SG2003器件的全部驱动输入置为高电平时FB0端不为低,或者依次将LD1-LD3置为低电平时FB0端不为高为故障;电压模块BIT检测电路包括第一运算放大器和第二运算放大器,第一运算放大器的反向输入端与输出端连接,第一运算放大器的输出端通过第一电阻接第二运算放大器的正向输入端,第二运算放大器的输出端通过第二电阻接第二运算放大器的反向输入端,第二运算放大器的正向输入端还通过第三电阻接地,将电压模块的输出端加入第一运算放大器的输入端,并将第二运算放大器的输出端接入模数转换器,由CPU进行采样并将采样值与理论值进行比对,采集到的基准电压不在设定范围内为故障。
在对处理器模块进行BIT测试时,通过运算固定算式,核对运算结果是否正确的方式判别处理器数据处理能力是否正常,运算固定算式结果与理论值不符为故障。
在对现场可编程逻辑器件进行BIT时,由指定地址写入锁存数据,间隔固定周期后读出,与写入的数据进行比对,读到数据与写入数据不一致为故障。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航空电器有限公司,未经上海航空电器有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410707580.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:折叠式多功能三轮车
- 下一篇:一种高压输电线路可听放电噪声监测装置