[发明专利]硅基微显示器集成异步传输移位寄存器电路及实现方法有效

专利信息
申请号: 201410576442.0 申请日: 2014-10-27
公开(公告)号: CN104282341B 公开(公告)日: 2017-12-29
发明(设计)人: 耿卫东;曾夕;张蕰千;刘艳艳;庄再娇;张晋 申请(专利权)人: 南开大学
主分类号: G11C19/28 分类号: G11C19/28;G09G3/3208;G09G3/36
代理公司: 天津佳盟知识产权代理有限公司12002 代理人: 侯力
地址: 300071*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 硅基微 显示器 集成 异步 传输 移位寄存器 电路 实现 方法
【权利要求书】:

1.一种硅基微显示器集成异步传输移位寄存器电路中的数据移位传输单元电路,其特征在于该单元电路包括:

D触发器、二反相输入或门、二输入或非门、传输门TGA和传输门TGB电路;所述的D触发器的数据输入端和二输入或非门的一个输入端连在一起,并与前级单元电路的数据输出端相连,D触发器的正相时钟输入端CK与传输门TGB的输出端相连,D触发器的反相时钟输入端BCK与传输门TGA的输出端相连,D触发器的正相输出端Q作为本级数据输出端,并与二输入或非门的另一个输入端相连,D触发器的反相输出端BQ作为本级反相输出端,并与二反相输入或门的一个输入端相连,二反相输入或门的另一个输入端与前级单元单路的反相输出端相连;所述的D触发器双向时钟在传输门TGA和TGB的控制下工作;传输门TGA和TGB都有三个输入端,传输门TGA和TGB的反相控制输入端连在一起,并与二输入或非门的输出端相连;传输门TGA和TGB的正相控制输入端连在一起,并与二反相输入或门的输出端相连;传输门TGA的信号输入端与外部全局双向时钟信号的BGVCK或BGHCK相连,传输门TGB的信号输入端与外部全局双向时钟信号的GVCK或GHCK相连。

2.根据权利要求1所述的硅基微显示器集成异步传输移位寄存器电路中的数据移位传输单元电路,其特征在于,在行扫描移位寄存器电路中,传输门TGA的信号输入端与外部全局双向时钟信号的BGVCK相连,传输门TGB的信号输入端与外部全局双向时钟信号的GVCK相连,在列扫描移位寄存器电路中,传输门TGA的信号输入端与外部全局双向时钟信号的BGHCK相连,传输门TGB的信号输入端与外部全局双向时钟信号的GHCK相连。

3.一种使用权利要求1所述的单元电路构成的硅基微显示器集成异步传输移位寄存器电路,其特征在于所述的集成异步传输移位寄存器电路由M xN个权利要求1所述的数据移位传输单元电路组成,其中的M和N分别代表硅基微显示器的列分辨率和行分辨率,即列分辨率由M个所述的数据移位传输单元电路实现,行分辨率由N个所述的数据移位传输单元电路实现。

4.根据权利要求1所述的数据移位传输单元电路,其特征在于由M个数据移位传输单元电路构成M级水平扫描移位寄存器电路,其中第一级单元电路的本级数据输入端与外部的水平同步信号HS相连,同时连到水平同步反相器的输入端,水平同步反相器的输出端与二反相输入或门的一个输入端相连;其后的各单元电路的数据输入端均与其前面的单元电路的数据输出端相连,二反相输入或门的另一个输入端与本级反相输出端相连,构成硅基微显示器M级水平扫描移位寄存器电路。

5.根据权利要求1所述的数据移位传输单元电路,其特征在于由N个数据移位传输单元电路构成N级垂直扫描移位寄存器电路,其中,第一级单元电路的本级数据输入端与外部的垂直同步信号VS相连,同时连到垂直同步反相器的输入端,垂直同步反相器的输出端与二反相输入或门的一个输入端相连;其后的各单元电路的数据输入端均与其前面的单元电路的数据输出端相连,二反相输入或门的另一个输入端与本级反相输出端相连,构成硅基微显示器N级垂直扫描移位寄存器电路。

6.一种硅基微显示器集成异步传输移位寄存器电路功能的实现方法,依次经过下述步骤:

第一、利用CMOS工艺将权利要求3所述的M x N个权利要求1中的数据移位传输单元电路与硅基微显示器集成在一块芯片上;

第二、硅基微显示器接收到视频信号以后,场同步信号VS高电平有效,加在N级行扫描移位寄存器第一级单元电路(8)的D触发器(3)的数据输入端,使传输门TGA(5)和TGB(2)反相控制输入端为低电平,场同步反相器(6)输出低电平,驱动二反相输入或门(4)输出高电平,使传输门TGA(5)和TGB(2)正相控制输入端为高电平,传输门TGA(5)和TGB(2)处于开通状态,在时钟到来时,本级数据输出端输出高电平;

第三、在第二个全局时钟周期,本级D触发器(3)的数据输入端变为低电平,正相输出端为高电平,反向输出端为低电平;经过二输入或非门(1)和二反相输入或门(4),驱动传输门TGA(5)和TGB(2)一直处于开通状态,全局双向时钟信号将使D触发器(3)翻转到正相输出端为低电平,反相输出端为高电平的稳定状态;

第四、由于前级数据输出和本级数据输出都是低电平,前级反相输出和本级反相输出都是高电平,所以传输门TGA(5)和TGB(2)处于关闭状态,D触发器(3)处于休眠等待状态;

第五、第一级单元电路(8)的本级数据输出端输出的高电平,加在其后的行扫描移位寄存器电路的数据移位传输单元电路(10)的D触发器(3)的数据输入端,使其重复第一级单元电路(8)的第二到第四步骤的工作过程,并依次向后面各单元电路的本级数据输入端传递一个高电平脉冲,完成一帧图像的行扫描过程;

第六、在N级行扫描移位寄存器电路的某一级单元电路(10)输出为高电平期间,与其对应的行同步信号HS为高电平,并加在M级列扫描移位寄存器电路第一级单元电路(9)中的D触发器(3)的数据输入端;重复前面第二到第五的步骤,由M级列扫描移位寄存器电路的数据移位传输单元电路(9)依次对高电平进行传输,完成一行图像的列扫描过程。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南开大学,未经南开大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410576442.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top