[发明专利]一种基于指令的大数点加、倍点运算电路及实现方法在审
申请号: | 201410573820.X | 申请日: | 2014-10-24 |
公开(公告)号: | CN104503730A | 公开(公告)日: | 2015-04-08 |
发明(设计)人: | 刘奇浩;孙晓宁;刘大铕;赵阳;王运哲;刘守浩 | 申请(专利权)人: | 山东华芯半导体有限公司 |
主分类号: | G06F7/72 | 分类号: | G06F7/72 |
代理公司: | 济南舜源专利事务所有限公司37205 | 代理人: | 赵佳民 |
地址: | 250101山东省济*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 指令 大数 运算 电路 实现 方法 | ||
1.一种基于指令的大数点加运算电路,包括有限域运算层基础运算电路,其特征在于:还包括运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器,所述基础运算电路根据运算命令操作码寄存器中存储的运算命令操作码及运算顺序,对操作数地址寄存器中存储的操作数地址对应的操作数进行基础运算,并将运算结果存储至操作结果地址寄存器存储的操作结果地址处。
2.根据权利要求1所述的一种基于指令的大数点加运算电路,其特征在于:所述操作数地址和操作结果地址的地址寻址采用格式一致的指令结构,包括操作数所在RAM选择指令、操作数所在RAM地址指令。
3.根据权利要求2所述的一种基于指令的大数点加运算电路,其特征在于:所述操作数所在RAM地址指令采用间接寻址的方式,经地址指令解析电路,查找当前指令所对应的地址。
4.根据权利要求1所述的一种基于指令的大数点加运算电路,其特征在于:所述运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器均为非循环移位寄存器;所述基础运算电路包括模加运算电路、模减运算电路和模乘运算电路。
5.一种基于指令的大数倍点运算电路,包括有限域运算层基础运算电路,其特征在于:还包括运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器,所述基础运算电路根据运算命令操作码寄存器中存储的运算命令操作码及运算顺序,对操作数地址寄存器中存储的操作数地址对应的操作数进行基础运算,并将运算结果存储至操作结果地址寄存器存储的操作结果地址处。
6.根据权利要求5所述的一种基于指令的大数倍点运算电路,其特征在于:所述操作数地址和操作结果地址的地址寻址采用格式一致的指令结构,包括操作数所在RAM选择指令、操作数所在RAM地址指令。
7.根据权利要求6所述的一种基于指令的大数倍点运算电路,其特征在于:所述操作数所在RAM地址指令采用间接寻址的方式,经地址指令解析电路,查找当前指令所对应的地址。
8.根据权利要求5所述的一种基于指令的大数倍点运算电路,其特征在于:所述运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器均为非循环移位寄存器;所述基础运算电路包括模加运算电路、模减运算电路和模乘运算电路。
9.一种权利要求1或5所述基于指令的大数点加、倍点运算电路实现方法,其特征在于包括如下步骤:
(1)CPU向运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器依次写入所执行的运算命令操作码、操作数地址、操作结果地址;
(2)寻址并提取操作数地址寄存器当前运算操作数地址对应操作数,然后输入运算命令操作码寄存器当前执行运算命令对应的基础运算电路中进行运算,并将运算结果存储至操作结果地址寄存器当前操作结果地址处;
(3)运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器左移进入下一次执行操作,判断运算命令操作码寄存器当前运算命令操作码是否全零,若是,表示椭圆曲线运算完成,否则,重复步骤(2);
(4)椭圆曲线运算完成后,运算命令操作码寄存器产生中断信号,通知CPU本次运算完成,运算命令操作码寄存器、操作数地址寄存器、操作结果地址寄存器返回到默认状态。
10.根据权利要求9所述的一种基于指令的大数倍点运算电路,其特征在于:所述基础运算电路包括模加运算电路、模减运算电路和模乘运算电路;所述运算命令操作码寄存器包括三个命令操作码分别对应模加运算电路、模减运算电路和模乘运算电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东华芯半导体有限公司;,未经山东华芯半导体有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410573820.X/1.html,转载请声明来源钻瓜专利网。