[发明专利]一种纯硬件的上电自启动设计方法在审
| 申请号: | 201410439155.5 | 申请日: | 2014-09-01 |
| 公开(公告)号: | CN104199700A | 公开(公告)日: | 2014-12-10 |
| 发明(设计)人: | 唐传贞 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
| 主分类号: | G06F9/445 | 分类号: | G06F9/445 |
| 代理公司: | 无 | 代理人: | 无 |
| 地址: | 250101 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 硬件 启动 设计 方法 | ||
技术领域
本发明涉及服务器和存储系统领域,具体地说是一种纯硬件的上电自启动设计方法。
背景技术
通常服务器和存储系统在上电开机时,主要是通过按开机键的方式来实现,或者是通过在BIOS中设置为自启动的方式实现。但是这两种方式都有弊端,第一种方式通过按开机键的方式不便于用户使用,如果服务器或存储设备与办公地不在同一地点时,每次断电来电后,要跑到设备所在地开机,对使用者产生麻烦与困扰。第二种方式通过BIOS控制自启动存在出货不良的风险,BIOS自启动无法控制第一次上电自启动,第一次开机需要通过按开机键的方式来实现,后续才能实现自启动,这样的话,如果生产人员刷新BIOS后,没有开机操作,发货到客户手中的主板是不开机的。会对产品品质造成影响。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种纯硬件的上电自启动设计方法,可实现,当外部电源提供时,主板就会上电自启动。
本发明的技术方案是按以下方式实现的,其结构中增加一个芯片,当此芯片的第一管脚A_L为低信号,第三管脚CLR_L为高信号时,第二管脚B上有一个由低变高的状态变化时,此芯片的第五管脚Q便会产生一个持续几十毫秒的高脉冲;此高脉冲的时间可以通过更换芯片第六,第七,第八管脚之间的电阻电容来调整;手动按开机键实现方法中,会产生一个低脉冲;在脉冲发生器之后加入信号取反线路。
上述设计中,芯片的输入信号之间有时序要求;要保证芯片的第二管脚要在第一,第三管脚信号已经准备好的前提下产生;由芯片第三管脚信号P3V3_AUX来控制第二管脚信号PWRGD_P12V的产生;能保证P3V3_AUX 与PWRGD_P12V 之间有个时间差,并且可以通过PWRGD_P12V信号上的串联电阻和对地电容来调整时间差。
上述芯片设置为脉冲发生器芯片。
本发明的优点是:
本发明的一种纯硬件的上电自启动设计方法和现有技术相比,硬件电子器件自动生成信号模拟手动操作的思路;通过信号之间的相互影响,来实现信号间出现的时间差;信号取反的设计思路;而且本发明还具有设计合理、使用方便等特点,因而,具有很好的使用价值。
附图说明
图1为上电自启动信号产生原理图。
图2为信号间相互影响原理图。
具体实施方式
下面结合附图对本发明的一种纯硬件的上电自启动设计方法作以下详细说明。
如图1-2所示,本发明的一种纯硬件的上电自启动设计方法,纯硬件的上电自启动设计方法:
增加一个脉冲发生器芯片,当此芯片的第一管脚(A_L)为低信号,第三管脚(CLR_L)为高信号时,第二管脚(B)上有一个由低变高的状态变化时,此芯片的第五管脚(Q)便会产生一个持续几十毫秒的高脉冲。此高脉冲的时间可以通过更换芯片第六,第七,第八管脚之间的电阻电容来调整。另外,手动按开机键实现方法中,会产生一个低脉冲。为了使设计能够完全模拟手动按开机键而满足所有产品,在脉冲发生器之后加入信号取反线路。如图1。
在设计中,芯片的输入信号之间有时序要求。要保证芯片的第二管脚要在第一,第三管脚信号已经准备好的前提下产生。所以如图2,由芯片第三管脚信号(P3V3_AUX)来控制第二管脚信号(PWRGD_P12V)的产生。这样就能保证P3V3_AUX 与PWRGD_P12V 之间有个时间差,并且可以通过PWRGD_P12V信号上的串联电阻和对地电容来调整时间差。这样也能保证信号输出的稳定性。
本发明的一种纯硬件的上电自启动设计方法其加工制作非常简单方便,按照说明书附图所示即可加工。
除说明书所述的技术特征外,均为本专业技术人员的已知技术。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司;,未经浪潮电子信息产业股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410439155.5/2.html,转载请声明来源钻瓜专利网。





