[发明专利]配置数据的处理装置及方法有效
申请号: | 201410396074.1 | 申请日: | 2014-08-13 |
公开(公告)号: | CN104183270B | 公开(公告)日: | 2017-08-25 |
发明(设计)人: | G.G.亨利;弟尼斯.K.詹 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G11C15/02 |
代理公司: | 北京市柳沈律师事务所11105 | 代理人: | 史新宏 |
地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 配置 数据 处理 装置 方法 | ||
技术领域
本发明涉及一种微电子,特别涉及一种提供压缩配置数据给一多内核装置的一保险丝阵列的装置及方法。
背景技术
集成电路的技术在过去40年内,以指数方式成长。特别是在微处理器领域中,由4位单指令、10微米装置开始,半导体制造技术的成长让设计者可提高复合式装置内部的元件密度。在80及90年代的流水线式微处理器及超标量(纯量)微处理器中,可将数百万个晶体管设置在单一晶粒中。在随后的20年中,出现了64位的32纳米装置,其将数十亿个晶体管设置在单一晶粒中,该晶粒具有多微处理器内核,用以处理数据。
在启动或重置装置时,这些早期的装置需被配置数据所初始化。举例而言,许多架构利用至少一可选择的频率和/或电压,致能装置。其它架构要求每一装置需具有一序号以及其它可通过执行指令而读取的信息。另一些装置内部的寄存器及控制电路需要初始化数据。当前述电路在制造时发生错误或是并未位于临界限制中时,其它装置利用配置数据执行额外电路。
本领域技术人员均深知,设计者可利用传统整合在晶粒上的半导体保险丝阵列存储并提供初始配置数据。当部分保险丝阵列已制造完成时,可藉由熔断所选择到的保险丝,对这些保险丝阵列进行编程,并且保险丝阵列具有数千位的信息,在启动/重置装置时,便可读取保险丝阵列,用以初始化及设定相对应装置的操作。
当装置的复杂性愈来愈高时,配置数据量会随之增加。然而,本领域技术人员深知,虽然晶体管的尺寸随半导体工艺而缩小,但整合在晶粒上的半导体保险丝的尺寸却增加。这个现象影响可使用空间以及功率损耗,因而成为设计者的问题。因此,若欲制造一大保险丝阵列在晶粒上时,晶粒可能无法提供足够的可使用空间。
另外,由于每一内核需要一定数量的保险丝,因此,若欲在单一晶粒上制造许多内核时,将使上述问题恶化。
因此,需要一装置及方法使配置数据可被存储并提供在一多内核装置中,并且在单一晶粒中,不会占用太多的空间及消耗太多的电源。
另外,需要一保险丝阵列机制,用以在相同或更小的空间中,存储并提供比传统技术更多的配置数据。
发明内容
本发明利用一多内核装置里的一保险丝阵列的压缩配置数据,提供较佳的技术,用以解决上述问题并满足其它问题及缺点以及已知的受限。在一可能实施例中,本发明提供一种处理装置,用以提供配置数据给一微处理器,并包括一保险丝阵列组以及至少一内核。保险丝阵列组设置在一晶粒上,并包括一第一保险丝阵列以及一第二保险丝阵列。内核设置在晶粒上,耦接保险丝阵列组,并包括一阵列控制,用以存取第一及第二保险丝阵列,并根据一配置数据寄存器的内容,处理第一保险丝阵列的一第一状态及第二保险丝阵列的一第二状态。
本发明还提供一种处理装置,用以提供配置数据给一微处理器,并包括一保险丝阵列、一随机存取存储器(RAM)以及多个内核。保险丝阵列设置在一晶粒上,并包括多个半导体保险丝。半导体保险丝根据压缩配置数据而被编程。随机存取存储器,设置在晶粒上。内核各自地设置在晶粒上。每一内核耦接保险丝阵列及随机存取存储器,并且在启动/重置操作下,内核的每一个根据一载入数据寄存器的内容存取保险丝阵列或随机存取存储器,用以得知压缩配置数据。
本发明还提供一种处理方法,用以提供配置数据给一微处理器,并包括设置一保险丝阵列组在一晶粒上,其中保险丝阵列组包括一第一保险丝阵列以及一第二保险丝阵列;设置至少一内核在晶粒上,内核耦接保险丝阵列组;以及使用内核的一阵列控制,并根据一配置数据寄存器的内容,存取并处理第一保险丝阵列的一第一状态及第二保险丝阵列的一第二状态。
本发明提供另一种处理方法,用以提供配置数据给一微处理器,并包括设置一保险丝阵列设置在一晶粒上,其中保险丝阵列包括多个半导体保险丝,半导体保险丝根据一压缩配置数据而被编程;设置一随机存取存储器(RAM)在晶粒上;将多个内核各自地设置在晶粒上,并耦接每一内核与保险丝阵列及随机存取存储器;以及在启动/重置操作下,通过内核的每一个根据一载入数据寄存器的内容存取保险丝阵列或随机存取存储器,用以得知压缩配置数据。
对于工业应用,本发明可应用在微处理器中,其应用在一般或特殊用途的计算机装置中。
为让本发明的特征和优点能更明显易懂,下文特举出优选实施例,并配合附图,作详细说明如下:
附图说明
图1为已知具有一保险丝阵列的微处器内核的示意图。
图2为图1的具有冗余保险丝组的微处器内核的示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410396074.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:实验快堆用含镎嬗变试验组件
- 下一篇:静态随机存储器结构
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置