[发明专利]使用CPLD的线阵CCD数据采集同步电路在审
申请号: | 201410166238.1 | 申请日: | 2014-04-23 |
公开(公告)号: | CN103945142A | 公开(公告)日: | 2014-07-23 |
发明(设计)人: | 于力革;朱建鸿;刘欢;丁婷婷 | 申请(专利权)人: | 江南大学 |
主分类号: | H04N5/335 | 分类号: | H04N5/335;H04N5/341 |
代理公司: | 无锡市大为专利商标事务所(普通合伙) 32104 | 代理人: | 曹祖良 |
地址: | 214122 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 cpld ccd 数据 采集 同步 电路 | ||
1.一种使用CPLD的线阵CCD数据采集同步电路,包括线阵CCD模块(3);其特征是:所述线阵CCD模块(3)的控制端与CPLD电路(2)连接,线阵CCD模块(3)的输出端通过AD转换电路(4)与FIFO数据缓存器(5)连接,所述CPLD电路(2)的输出端还与AD转换电路(4)的控制端及FIFO数据缓存器(5)的控制端连接,CPLD电路(2)的输入端与单片机电路(1)连接,所述单片机电路(1)与FIFO数据缓存器(5)连接。
2.根据权利要求1所述的使用CPLD的线阵CCD数据采集同步电路,其特征是:所述AD转换电路(4)包括芯片U5,所述芯片U5采用AD9220芯片,所述芯片U5的DVDD端通过电容C12接地,芯片U5的DVSS端接地,芯片U5的AVDD端通过电容C13接地,芯片U5的AVSS端接地,芯片U5的VINB端与电阻R4的一端连接,电阻R4的另一端与电容C19的一端、电容C20的一端及芯片U5的VREF端连接,电容C19的另一端及电容C20的另一端均接地;芯片U5的VINA端通过电阻R6与线阵CCD模块(3)的输出端连接,芯片U5的CML端通过电容C15接地,芯片U5的CAPT端与电容C14的一端、电容C16的一端及电容C17的一端连接,电容C14的另一端接地;芯片U5的CAPB端与电容C17的另一端、电容C16的另一端及电容C18的一端连接,电容C18的另一端接地,芯片U5的REFCOM端及芯片U5的SENSE端均接地,芯片U5的AVSS端接地,芯片U5的AVDD端通过电容C23接地。
3.根据权利要求1所述的使用CPLD的线阵CCD数据采集同步电路,其特征是:所述CPLD电路(2)包括芯片U3,所述芯片U3采用型号为EPM240的芯片。
4.根据权利要求1所述的使用CPLD的线阵CCD数据采集同步电路,其特征是:所述单片机电路(1)包括芯片U2,所述芯片U2采用型号为C8051F500的芯片,芯片U2的VIO端、VREGIN端与电容C7的一端、电容C8的一端以及+5V电压连接,电容C7及电容C8的另一端接地,芯片U2的VDD端、VDDA端与电容C5的一端及电容C6的一端连接,电容C5的另一端及电容C6的另一端接地,芯片U2的GND端及GNDA端均接地;芯片U2的P0.2/XTAL1端与电阻R20的一端、电容C4的一端以及晶振Y1的一端连接,电容C4的另一端接地,晶振Y1的另一端与电容C1的一端、电阻R20的另一端及芯片U2的P0.3/XTAL2端连接,电容C1的另一端接地,芯片U2的P4.5端与发光二极管D2的阳极端连接,发光二极管D2的阴极端通过电阻R21接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江南大学,未经江南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410166238.1/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置