[发明专利]用于对齐帧数据的技术有效
申请号: | 201410115217.7 | 申请日: | 2010-12-24 |
公开(公告)号: | CN103886849A | 公开(公告)日: | 2014-06-25 |
发明(设计)人: | M·瓦斯克斯;R·兰甘塔纳;柯世华;T·M·维特尔;韩坰兑;P·S·迪芬伯格 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G09G5/00 | 分类号: | G09G5/00;G09G5/12;G06F3/14 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 对齐 帧数 技术 | ||
本申请是美国优先权号US 12/655,410、中国国家申请号201010622967.5、题为“用于对齐帧数据的技术”的申请的分案申请。
技术领域
本文中公开的主题内容一般涉及图像的显示,尤其涉及对齐从图形引擎接收的数据。
背景技术
诸如液晶显示器(LCD)之类的显示设备使用像素行列栅格来显示图像。显示设备接收电信号并在栅格上的位置处显示像素属性。使显示设备的时序与供应用于显示的信号的图形引擎的时序同步是一个重要问题。生成时序信号以协调栅格上的像素的显示时序与从图形引擎接收的信号的时序。例如,垂直同步脉冲(VSYNC)被用于使一个屏幕刷新的结束与下一屏幕刷新的开始同步。水平同步脉冲(HSYNC)被用于将列指针复位到显示器的边缘。
在一些情形中,显示器从显示来自存储器缓冲器的图像切换到显示来自图形引擎的视频。在一些情形中可使用存储器缓冲器,其中显示器将渲染来自帧缓冲器而非来自诸如图形引擎等外部源的一个或多个帧。在从显示来自存储器缓冲器的图像改变为显示来自图形引擎的视频时避免诸如伪像或部分屏幕渲染等不想要的图像缺陷是合需的。
发明内容
本发明的至少第一方面提出了一种由计算机实现的方法,包括:接收来自第一帧源的至少一个帧,其中来自所述第一帧源的两个帧之间的间隔包括第一垂直消隐区间;读取来自第二帧源的至少一个帧,其中来自所述第二帧源的两个帧之间的间隔包括第二垂直消隐区间;从所述第二帧源提供帧以供显示;确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始是否落在彼此的窗口内,其中所述窗口被构建为对于来自所述第二帧源的帧不违背显示的最小垂直消隐规范和最大垂直消隐规范;以及在确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始落在彼此的窗口之后,选择性地从所述第一帧源提供下一帧以供显示。
本发明的至少第二方面提出了一种由计算机实现的方法,包括:接收来自第一帧源的至少一个帧,其中来自所述第一帧源的两个帧之间的间隔包括第一垂直消隐区间;将来自所述第一帧源的所述至少一个帧存储到第二帧源中;从所述第二帧源提供至少一个帧以供显示,其中来自所述第二帧源的两个帧之间的间隔包括第二垂直消隐区间;确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始是否落在彼此的窗口内,其中所述窗口被构建为对于来自所述第二帧源的帧不违背显示的最小垂直消隐规范和最大垂直消隐规范;响应于确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始落在彼此的窗口内,将所述第二垂直消隐区间设为大致等于所述第一垂直消隐区间;以及从所述第二帧源提供所述至少一个帧以供显示。
本发明的至少第三方面提出了一种系统,包括:主机计算机,包括用于接收视频的网络接口;以及显示设备,包括存储器设备和显示接口,所述显示设备包括:用于显示来自所述存储器设备或所述显示接口的帧的逻辑,其中来自所述存储器设备的两个帧之间的间隔包括第一垂直消隐区间,且来自所述显示接口的两个帧之间的间隔包括第二垂直消隐区间,用于从显示来自所述存储器设备的帧改变为显示来自所述显示接口的帧的逻辑,其中为了从显示来自所述存储器设备的帧改变为显示来自所述显示接口的帧,所述逻辑用于:确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始是否落在彼此的窗口内,其中所述窗口被构建为对于来自所述第二帧源的帧不违背显示的最小垂直消隐规范和最大垂直消隐规范;以及在确定所述第一垂直消隐区间和所述第二垂直消隐区间的开始落在彼此的窗口内之后,选择性地从所述显示接口向所述显示器提供下一帧。
附图说明
本发明的各实施例作为示例而非限制在附图中示出,在附图中相同的参考标号指示相似的元素。
图1是具有显示器的系统的框图,该显示器能在从显示接口和帧缓冲器输出帧之间切换。
图2描绘来自源的帧与来自帧缓冲器的帧的对齐,其中来自帧缓冲器的帧比来自显示接口的帧具有更长的垂直消隐区域。
图3描绘来自源的帧与来自帧缓冲器的帧的对齐,其中来自帧缓冲器的帧比来自显示接口的帧具有更短的垂直消隐区域。
图4描绘了来自帧缓冲器的帧与来自源的帧的对齐。
图5描绘了其中在SRD_ON变为无效之后来自源的帧在源帧信号“源_VDE”的第一下降沿之后立即被发送给显示器的情景。
图6A和6B描绘了使用源信标信号来实现同步。
图7描绘可用于变动垂直消隐区间以对齐来自帧缓冲器的帧与来自图形引擎、显示接口或其他源的帧的示例系统。
图8描绘了来自帧缓冲器的帧与来自图形引擎的帧不对齐的情景。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410115217.7/2.html,转载请声明来源钻瓜专利网。