[发明专利]DC‑DC器件焊接检测装置有效
申请号: | 201410080740.0 | 申请日: | 2014-03-06 |
公开(公告)号: | CN103869207B | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 翟文凯;范利涛;赵天笑;杨瑞峰 | 申请(专利权)人: | 京东方科技集团股份有限公司;京东方现代(北京)显示技术有限公司 |
主分类号: | G01R31/02 | 分类号: | G01R31/02 |
代理公司: | 北京路浩知识产权代理有限公司11002 | 代理人: | 李迪 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | dc 器件 焊接 检测 装置 | ||
技术领域
本发明涉及显示领域,尤其涉及一种DC-DC器件焊接检测装置。
背景技术
随着显示技术的不断提高,对于LCD(Liquid Crystal Display,液晶显示器件)模组驱动电路的驱动能力要求越来越大,越来越多的FPC(Flexible Printed Circuit,柔性电路板)上会出现QFN(Quad Flat No-leadPackage,方形扁平无引脚封装)的DC-DC(直流-直流)器件。
但是,由于DC-DC驱动电路的附属电路较多且分布密集,FPC上布线空间的限制以致FPC上很难留测点,加之QFN器件Pitch(间距)小、国内FPC的SMT(Surface Mounted Technology,表面贴装技术)制程及工艺上的约束等因素,造成DC-DC器件及附属电路虚焊、短路等不良。而传统的检测方法只是通过目检或AOI(Automatic OpticInspection,自动光学检测)以及检测FPC输入输出的阻抗状态,来判定焊接状态以检出焊接不良。但是,传统电性检测方法只是对整个FPC未上电时的输入输出阻抗状态检查,实际上不能真正检测出DC-DC器件附属电路的焊接状态,特别是对于QFN器件,无外漏管脚,也无法进行人工电性检查。
发明内容
(一)要解决的技术问题
本发明要解决的技术问题是提供一种DC-DC器件焊接检测装置,能够对因SMT工艺及制程等各因素造成的DC-DC元件焊接不良,进行上电检查,并检出不良。
(二)技术方案
为解决上述技术问题,本发明的技术方案提供了一种DC-DC器件焊接检测装置,包括:
电源模块,用于向电路板上的DC-DC器件输入预设的电压;
频率发生模块,用于向所述DC-DC器件输入预设的时钟频率信号;
电压侦测判断模块,用于根据所述DC-DC器件的输出电压检测所述DC-DC器件在所述电路板上的焊接质量。
进一步地,所述电压侦测判断模块将所述DC-DC器件的输出电压与参考电压进行比较,若所述输出电压大于所述参考电压,则判断所述DC-DC器件焊接正常,否则,判断所述DC-DC器件焊接不良。
进一步地,所述电源模块包括测点对接侦测电路和电压转换电路;
所述测点对接侦测电路,用于根据所述电路板的共地信号判断所述DC-DC器件在所述电路板上焊接对位是否正确,若是,则向所述电压转换电路发送开启信号;
所述电压转换电路,用于当接收到所述开启信号时向所述DC-DC器件输入预设的电压,并控制所述频率发生模块以及所述电压侦测判断模块开启。
进一步地,所述测点对接侦测电路包括第一电阻,第二电阻、第三电阻、第四电阻、第一晶体管以及第二晶体管,其中,所述第一电阻的一端与所述第一晶体管的第一端相连,所述第一电阻的另一端分别与所述第二电阻的一端以及所述第四电阻的一端相连,所述第二电阻的另一端与所述第一晶体管的栅极相连,所述第二晶体管的第二端与所述第四电阻的另一端相连,所述第二晶体管的第一端与所述第三电阻的一端相连,所述第二晶体管的栅极与所述第一晶体管的第二端相连,所述第三电阻的另一端接地。
进一步地,所述频率发生模块包括计时器、第五电阻、第六电阻、第一二极管、第二二极管、第一电容和第二电容,其中,所述计时器的接地引脚分别与所述第一电容的一端以及所述第二电容的一端连接后接地,所述计时器的触发引脚分别与所述计时器的阈值引脚、所述第一二极管的第二端、所述第二电容的另一端以及所述第二二极管的第一端相连,所述计时器的复位引脚分别与所述计时器的供电引脚、所述第五电阻的一端相连,所述计时器的控制引脚与所述第一电容的另一端相连,所述计时器的放电引脚分别与所述第五电阻的另一端、所述第六电阻的一端相连,所述第六电阻的另一端与第二二极管的第二端相连。
进一步地,所述电压侦测判断模块包括第七电阻、第八电阻以及运算放大器,其中,所述第七电阻的一端分别与所述第八电阻的一端以及所述运算放大器的反向输入端相连,所述第七电容的另一端与所述运算放大器的正电源端相连,所述第八电容的另一端接地。
进一步地,所述电源模块还包括延时电路和放电电路;
所述延时电路,用于当所述测点对接侦测电路判断所述DC-DC器件在所述电路板上焊接对位正确时提供时间延时;当所述时间延时结束时控制所述放电电路开启,使得所述电路板以及所述DC-DC器件对地放电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;京东方现代(北京)显示技术有限公司,未经京东方科技集团股份有限公司;京东方现代(北京)显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410080740.0/2.html,转载请声明来源钻瓜专利网。