[发明专利]异构处理器装置和方法有效
申请号: | 201380062284.0 | 申请日: | 2013-06-25 |
公开(公告)号: | CN105103122B | 公开(公告)日: | 2018-09-18 |
发明(设计)人: | P·纳凡兹;G·N·斯里尼瓦萨;E·高巴托夫;D·R·萨巴瑞迪;M·奈克;A·纳韦;A·帕拉哈卡兰;E·威斯曼;D·A·考法蒂;P·布莱特;S·D·哈恩;A·J·赫德瑞奇;G·康纳;R·J·芬格;B·E·贝格比;A·D·亨罗伊德 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/455 | 分类号: | G06F9/455;G06F9/38;G06F9/50 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 装置 方法 | ||
1.一种处理器,包括:
一个或多个小型物理处理器核的集合;
至少一个大型物理处理器核,具有相对于一个或多个小型物理处理器核中的每一个的相对较高的性能处理能力和相对较高的功率使用特性;以及
虚拟到物理V-P映射逻辑,用于通过一个或多个虚拟核的对应集合将一个或多个小型物理处理器核的集合暴露给软件并且对所述软件隐藏所述至少一个大型物理处理器核。
2.如权利要求1所述的处理器,其特征在于,所述V-P映射逻辑用于将两个或更多个虚拟核映射至两个或更多个小型物理处理器核,以允许多个线程的第一集合横跨所述小型物理处理器核被并行地执行。
3.如权利要求2所述的处理器,其特征在于,所述V-P映射逻辑用于:响应于与正在被执行的线程相关联的检测到的特性,以对所述软件透明的方式将线程从虚拟核映射至大型物理处理器核。
4.如权利要求3所述的处理器,其特征在于,与正在被执行的线程相关联的检测到的特性包括:能够被并行地执行的线程的数量降到低于指定的阈值。
5.如权利要求1所述的处理器,其特征在于,通过虚拟处理器和小型物理处理器核之间的默认映射,两个或更多个小型物理处理器核用于被暴露给所述软件。
6.如权利要求5所述的处理器,其特征在于,所述大型物理处理器核用于对所述软件是隐藏的,并且用于仅通过由所述V-P映射逻辑将所述虚拟核中的一个或多个透明地映射至大型物理处理器核才能够被所述软件访问。
7.如权利要求1所述的处理器,其特征在于,所述V-P映射逻辑用于根据一组映射规则操作。
8.如权利要求7所述的处理器,其特征在于,所述一组映射规则是可编程的。
9.如权利要求1所述的处理器,其特征在于,进一步包括:
逻辑,用于监测与所述处理器相关联的当前操作条件;
其中,所述V-P映射逻辑用于部分地基于所述当前操作条件将每一个虚拟核映射至大型或小型物理核。
10.如权利要求9所述的处理器,其特征在于,所述当前操作条件包括鉴于指定的功率预算的所述处理器的当前功率使用、温度、每个时钟的指令、利用率或其他内部性能度量,其中,所述V-P映射逻辑用于将每一个虚拟核映射至小型或大型物理核,使得所述功率预算、温度阈值、每个时钟的指令阈值或利用率阈值被维持。
11.一种在处理器中的方法,包括:
提供一个或多个小型物理处理器核的集合;
提供至少一个大型物理处理器核,所述至少一个大型物理处理器核具有相对于所述一个或多个小型物理处理器核中的每一个的相对较高的性能处理能力和相对较高的功率使用;以及
通过一个或多个虚拟核的对应集合将一个或更多个小型物理处理器核的集合暴露给软件,并且对所述软件隐藏所述至少一个大型物理处理器核。
12.如权利要求11所述的方法,其特征在于,进一步包括:
将两个或更多个虚拟核映射至两个或更多个小型物理处理器核,以允许多个线程的第一集合横跨所述小型物理处理器核被并行地执行。
13.如权利要求12所述的方法,其特征在于,进一步包括:
响应于与正在被执行的线程相关联的检测到的特性,以对所述软件透明的方式将线程从虚拟核映射至大型物理处理器核。
14.如权利要求13所述的方法,其特征在于,与正在被执行的线程相关联的检测到的特性包括:能够被并行地执行的线程的数量降到低于指定的阈值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380062284.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:受管代码系统中的类型铸造
- 下一篇:刀片系统以及刀片系统的分区执行方法