[发明专利]通过统一存储器架构的存储器共享有效
申请号: | 201380038015.0 | 申请日: | 2013-06-13 |
公开(公告)号: | CN104471540B | 公开(公告)日: | 2018-07-10 |
发明(设计)人: | J·N·拉奥;M·桑德里森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/109 | 分类号: | G06F12/109;G06F12/1009;G06F12/1036;G06F12/0811;G06T1/20;G06T1/60 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;郑冀之 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 虚拟存储器地址 页面表 映射 统一存储器架构 图形处理单元 存储器共享 共享存储器 物理存储器 分配表面 计算设备 | ||
1.一种用于在计算设备的中央处理单元CPU和输入/输出I/O设备之间共享存储器的方法,包括:
在物理存储器内分配表面;
将所述表面映射到CPU页面表内的多个虚拟存储器地址;以及
将所述表面映射到I/O设备页面表内的多个图形虚拟存储器地址。
2.如权利要求1所述的方法,其特征在于,将所述表面映射到I/O设备页面表内的多个图形虚拟存储器地址包括固定所述表面。
3.如权利要求1所述的方法,包括通过所述表面,在所述CPU和所述I/O设备之间共享物理存储器,而不必将数据从CPU存储器复制到I/O设备存储器。
4.如权利要求1所述的方法,包括响应于来自在所述计算设备的所述CPU上运行的应用的输入,分配所述表面。
5.如权利要求1所述的方法,其特征在于,所述方法是由所述计算设备的驱动器执行的。
6.如权利要求1所述的方法,包括确保来自所述CPU的缓存和所述I/O设备的缓存的数据与在所述CPU和所述I/O设备之间共享的末级缓存LLC一致。
7.如权利要求1所述的方法,包括:
将操作从所述CPU分摊到所述I/O设备;
在所述I/O设备内执行所述操作;以及
将完成信号发送到所述CPU,其中所述完成信号包括所述I/O设备已经执行导致了所述表面内的数据的修改的某种计算的指示。
8.如权利要求1所述的方法,其特征在于,设备驱动器在所述CPU和所述I/O设备之间同步对数据的处理。
9.如权利要求1所述的方法,包括转换所述多个图形虚拟存储器地址中的任何一个或所述多个虚拟存储器地址中的任何一个,或两者,以确定所述表面内的相应的物理位置。
10.一种计算设备,包括:
被配置成执行所存储的指令的中央处理单元CPU;
图形处理单元GPU和GPU页面表;
存储指令的存储设备,所述存储设备包括处理器可执行代码,所述处理器可执行代码在由所述CPU执行时被配置成:
在物理存储器内分配表面;以及
将所述表面映射到CPU页面表内的多个虚拟存储器地址;以及
将所述表面映射到所述GPU页面表内的多个虚拟存储器地址。
11.如权利要求10所述的计算设备,其特征在于,所述处理器可执行代码被配置成固定所述表面。
12.如权利要求10所述的计算设备,其特征在于,所述处理器可执行代码被配置成在所述CPU和所述GPU之间共享所述物理存储器,且所述处理器可执行代码不被配置成将数据从CPU存储器复制到GPU存储器。
13.如权利要求10所述的计算设备,其特征在于,所述CPU和所述GPU位于所述计算设备内的同一管芯上。
14.如权利要求10所述的计算设备,其特征在于,所述CPU和所述GPU共享末级缓存LLC,其中所述LLC从所述CPU或GPU的任何缓存检索数据。
15.如权利要求10所述的计算设备,其特征在于,所述CPU和所述GPU包括统一存储器架构UMA。
16.如权利要求10所述的计算设备,其特征在于,所述处理器可执行代码被配置成:
将所述CPU页面表内的所述多个虚拟存储器地址转换为物理地址;
将所述GPU页面表内的所述多个虚拟存储器地址转换为物理地址;以及
将所述CPU页面表以及所述GPU页面表内的所述虚拟存储器地址映射到所述表面内的物理位置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380038015.0/1.html,转载请声明来源钻瓜专利网。