[实用新型]一种画面拼接服务器有效
申请号: | 201320686257.8 | 申请日: | 2013-10-31 |
公开(公告)号: | CN203632768U | 公开(公告)日: | 2014-06-04 |
发明(设计)人: | 梁洪军;谢南斌;肖俊;陈强 | 申请(专利权)人: | 深圳市朗驰欣创科技有限公司 |
主分类号: | H04N5/265 | 分类号: | H04N5/265;H04N7/18 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 张全文 |
地址: | 518055 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 画面 拼接 服务器 | ||
技术领域
本实用新型属于视频监控技术领域,尤其涉及一种画面拼接服务器。
背景技术
在现阶段,画面拼接使用比较常见,在安防监控上,尤其在多路视频输入的情况下,如果要实现观看者能同时看到所有的画面,画面拼接到一个画面上是个不错的选择。另外在庭审存案的系统中,需要将多路的视频同时进行刻录,如果不进行拼接,那么多路的视频是分开刻录的,那么存档容易被篡改。
现在比较常见的画面拼接装置,只能进行2路视频画面拼接,如果需要进行多路视画面拼接需要将多个画面拼接装置组合在一起,因此硬件比较复杂并且会对图像质量带来多级的损失。
发明内容
本实用新型的目的在于提供一种画面拼接服务器,旨在解决现有画面拼接装置在实现多路视画面拼接需要将多个画面拼接装置组合在一起,拼接硬件设备比较复杂,且对图像质量易造成多级损失的问题。
本实用新型供了提供一种画面拼接服务器,包括:视频源输入接口、与视频源输入接口对应的转换器、用于画面拼接的现场可编程门阵列FPGA芯片、视频源输出接口、与视频源输出接口对应的转换器以及中央处理器CPU;所述视频源输入接口与所述与视频源输入接口对应的转换器的输入端相连接,所述与视频源输入接口对应的转换器的输出端与所述用于画面拼接的FPGA芯片相连接,所述与视频源输出接口对应的转换器的输入端与所述用于画面拼接的FPGA芯片相连接,所述与视频源输出接口对应的转换器的输出端与视频源输出接口相连接,所述CPU与用于画面拼接的FPGA芯片相连接;所述视频源输入接口个数以及与视频源输入接口对应的转换器的个数都大于1。
优选的,所述视频源接口包括数字分量串行接口SDI(Serial Digital Interface,数字分量串行接口)输入接口,所述与视频源输入接口对应的转换器包括均衡器EQ(Equalizer,均衡器)芯片,所述视频源输出接口包括数字分量串行接口SDI输出接口,所述与视频源输出接口对应的转换器包括电缆驱动器,所述SDI输入接口与均衡器EQ芯片相连接,所述均衡器EQ芯片的输出端与所述用于画面拼接的FPGA芯片相连接,所述电缆驱动器输入端与所述用于画面拼接的FPGA芯片相连接,所述电缆驱动器输出端与所述数字分量串行接口SDI输出接口相连接。
进一步的,所述的SDI输入接口的个数以及EQ芯片的个数都为8,所述SDI输出接口的个数以及电缆驱动器的个数都为2。
进一步的,所述视频源接口还包括视频图形阵列VGA(Video Graphics Array,视频图形阵列)输入接口时,所述与视频源输入接口对应的转换器还包括模数转换器ADC,所述视频源输出接口包括VGA输出接口,所述与视频源输出接口对应的转换器包括数模转换器DAC,所述VGA输入接口与模数转换器ADC输入端相连接,所述数模转换器DAC的输出端与VGA输出接口相连接,所述模数转换器ADC的输出端与所述用于画面拼接的FPGA芯片相连接,所述数模转换器DAC的输入端与用于画面拼接的FPGA芯片相连接。
进一步的,所述VGA输入接口的个数以及模数转换器ADC的个数都为1,VGA输出接口的个数以及数模转换器DAC的个数都为2。
进一步的,所述CPU通过2组BT1120数据总线以及一组IIC总线与用于画面拼接的FPGA芯片相连接。
进一步的,所述画面拼接服务器还包括:MIC输入端口、线性音频输入端口、耳机输出端口、IIS接口、以及与MIC输入端口、线性音频输入端口、耳机输出端口相连接的编译码器codec芯片,所述IIS接口的输入端与codec芯片的输出端相连接,所述IIS接口的输出端与CPU相连接。
进一步的,所述画面拼接服务器还包括:SATA接口以及SATA硬盘,所述SATA接口的输入端与CPU相连接,所述SATA接口的输出端与SATA硬盘相连接。
进一步的,所述画面拼接服务器还包括:物理层PHY芯片以及网口,所述PHY芯片的输入端与所述CPU的MAC接口相连接,所述PHY芯片的输出端与网口相连接。
进一步的,所述画面拼接服务器还包括:与FPGA芯片相连接的RS485接口、RS232接口以及双倍速率同步动态随机存储器DDR。
在本实用新型中,将多路视频源接口通过转换器与用于画面拼接的FPGA芯片相连接,能同时实现多路视频画面的拼接,实现简单,且不会对画面质量造成多级损失,同时通过CPU能实现将拼接后的视频进行编码、网传和SATA存储。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市朗驰欣创科技有限公司,未经深圳市朗驰欣创科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320686257.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:奶瓶
- 下一篇:台式多功能滴丸实验机