[实用新型]一种基于FPGA的多通道隔离高速电压和电阻采集卡有效

专利信息
申请号: 201320378801.2 申请日: 2013-06-27
公开(公告)号: CN203414947U 公开(公告)日: 2014-01-29
发明(设计)人: 吴锦来 申请(专利权)人: 东莞市锐源仪器股份有限公司
主分类号: G06F17/40 分类号: G06F17/40;G01R19/25;G01R27/14
代理公司: 北京信慧永光知识产权代理有限责任公司 11290 代理人: 田利琼
地址: 523808 广东省东莞市松*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga 通道 隔离 高速 电压 电阻 采集
【说明书】:

技术领域

实用新型涉及数据采集卡技术,尤其涉及一种基于FPGA(现场可编程门阵列,英文名称:Field-Programmable Gate Array)的多通道隔离高速电压和电阻采集卡。

背景技术

数据采集卡,是指从传感器和其它待测设备等模拟和数字被测单元中采集非电量或者电量信号,然后送到上位机中进行分析及处理的板卡。目前,数据采集卡的数据采集方式,大多数是通过继电器的切换而逐个接通数据采集通道,以采集全部数据采集通道的数据。这种数据采集卡的采集数据对象单一,通常只具备采集电压数据的功能,而且,采集通道的数据不同时,即不同步,会影响采集结果的可比性,采集数据误差较大,采集数据效率较低。

实用新型内容

本实用新型的目的在于针对现有技术的不足而提供一种可保证采集结果可比性、减小采集数据误差、提高采集数据效率的基于FPGA的多通道隔离高速电压和电阻采集卡。

本实用新型的目的通过以下技术措施实现:一种基于FPGA的多通道隔离高速电压和电阻采集卡,包括若干个数据采集通道,还包括与每个数据采集通道对应的数据及电源隔离单元、FPGA芯片、用于外接上位机的通信接口;所述数据采集通道通过所述数据及电源隔离单元与所述FPGA芯片的数据采集端连接,使所述数据采集通道将采集到的数据通过数据及电源隔离单元传送给FPGA芯片;所述FPGA芯片的输出端与所述通信接口连接,使所述FPGA芯片将运算得到的数据通过通信接口传送给外部的上位机。

较佳地,所述FPGA芯片设置有用于存储运算得到的数据的RAM(随机存储器,英文名称:random access memory)单元,该RAM单元与所述通信接口连接。

较佳地,所述数据及电源隔离单元采用集成电路芯片,该集成电路芯片的型号为ADUM5401。

较佳地,所述数据采集通道采用集成电路芯片,该集成电路芯片的型号为AD7793。

本实用新型有益效果在于:

本实用新型利用了FPGA具有同步执行的能力,使FPGA芯片可以对若干个数据采集通道所采集的数据进行同步化,即多个数据采集通道可以同步采集电压数据或电阻数据,从而保证了采集结果的可比性、减小采集数据的误差、提高采集数据的效率。

附图说明

图1是本实用新型的方框原理图。

图2是本实用新型的数据采集通道与数据及电源隔离单元的电路原理图。

具体实施方式

下面结合附图对本实用新型作进一步的说明。

请参考图1和图2,本实用新型基于FPGA的多通道隔离高速电压和电阻采集卡,包括若干个数据采集通道1、与每个数据采集通道1对应的数据及电源隔离单元2、FPGA芯片3、用于外接上位机的通信接口4。数据采集通道1通过数据及电源隔离单元2与FPGA芯片3的数据采集端连接,使数据采集通道1将采集到的数据通过数据及电源隔离单元2传送给FPGA芯片3;FPGA芯片3的输出端与通信接口4连接,使FPGA芯片3将运算得到的数据通过通信接口4传送给外部的上位机。

具体地说,FPGA芯片3设置有用于存储运算得到的数据的RAM单元,该RAM单元与通信接口4连接,使外部的上位机可以通过通信接口4读取RAM单元中的运算得到的数据。

其中,数据及电源隔离单元2采用集成电路芯片,该集成电路芯片的型号为ADUM5401,如图2(画出其中一个数据采集通道1和与其对应的数据及电源隔离单元2)所示,即每个数据及电源隔离单元2是由型号为ADUM5401的集成电路芯片及其外围电路组成。这样,数据及电源隔离单元2可以将所有数据采集通道1之间完全隔离,而且单芯片进行的隔离有助于产品的小型化及提高整体可靠性。

其中,数据采集通道1采用集成电路芯片,该集成电路芯片的型号为AD7793,如图2所示,即每个数据采集通道1是由型号为AD7793的集成电路芯片及其外围电路组成,因为,型号为AD7793的集成电路芯片可以进行电压值的AD采集,再利用其内部的恒流源来进行对被测物电阻值的测量。

本实用新型的工作原理如下:由所有的数据采集通道1同步采集数据,并将采集数据的模拟量数字量(即将模拟信号转换为数字信号),然后,每个数据采集通道1通过与其对应的数据及电源隔离单元2将数字量的信号传送到FPGA芯片3,由FPGA芯片3对该数字量的信号进行运算,得到正确的电压值或电阻值,再将该电压值或电阻值存储在RAM单元中,等待通信接口4的读取。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市锐源仪器股份有限公司,未经东莞市锐源仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320378801.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top