[发明专利]模乘法器有效

专利信息
申请号: 201310693559.2 申请日: 2013-12-17
公开(公告)号: CN103699729B 公开(公告)日: 2017-01-18
发明(设计)人: 李磊;李赛野;杨鹏;周婉婷;刘辉华 申请(专利权)人: 电子科技大学
主分类号: G06F17/50 分类号: G06F17/50;G06F7/523
代理公司: 成都宏顺专利代理事务所(普通合伙)51227 代理人: 王伟,周永宏
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 乘法器
【权利要求书】:

1.一种模(2n+2p-1)乘法器,包括:(n+1)位二进制乘法器,CSA(Carry Save Adder)树压缩器阵列,(n+2)位二进制加法器,模(2n+2p-1)加法器;

设A和B为所述模(2n+2p-1)乘法器的输入,共有(n+1)位,分别为[n:0],Y为所述模(2n+2p-1)乘法器的输出,共有(n+1)位,为[n:0],其中,A[u:v],B[u:v]和Y[u:v]分别表示A、B和Y的第v位到第u位对应的数,具体连接关系如下:

所述(n+1)位二进制乘法器的两个输入端分别用于输入所述模(2n+2p-1)乘法器的两个输入A和B,所述n位二进制乘法器的输出为P,其中,P为2n+2位,具体为[2n+1:0];

所述CSA树压缩器阵列的六个输入端分别用于输入所述(n+1)位二进制乘法器的输出P的对应位数据的组合P[n-1:0]、P[2n-1:n]、

和(2n-2p+2-2p+1-1),其中,#为连接符号,所述CSA树压缩器阵列的两个输出端分别为:当前位输出L[n+1:0],进位输出H[n+1:0];

所述(n+2)位二进制加法器的两个加数输入端分别用于输入L[n+1:0]和H[n+1:0],所述带进位输入的(n+2)位二进制加法器的输出为T[n+2:0];

所述模(2n+2p-1)加法器的两个输入端口分别用于输入所述(n+2)位二进制加法器的输出T[n+2:0]的对应位T[n-1:0]和对应位的组合所述模(2n+2p-1)加法器的输出即是所述模(2n+2p-1)乘法器的输出Y。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310693559.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top