[发明专利]主板在审

专利信息
申请号: 201310677842.6 申请日: 2013-12-13
公开(公告)号: CN104714598A 公开(公告)日: 2015-06-17
发明(设计)人: 肖贵富;翁程飞 申请(专利权)人: 鸿富锦精密电子(天津)有限公司;鸿海精密工业股份有限公司
主分类号: G06F1/16 分类号: G06F1/16
代理公司: 代理人:
地址: 300457 天津市*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 主板
【说明书】:

技术领域

发明涉及一种主板。

背景技术

在现有主板的设计中通常会设计若干内存槽,所述若干内存槽中包含一个主内存槽以及至少一个副内存槽,所述主内存槽与所述副内存槽差别在于,所述主内存槽的CLK(时钟信号)、Chip Select(芯片选择信号)、ODT(终端阻抗信号)和CKE(时钟使能信号)与所述副内存槽不同。在主板启动时,所述主板将发送识别信号至所述主内存槽,若所述主内存槽上安装的内存存在故障,主板将无法正常启动。

发明内容

鉴于此,有必要提供一种可在主内存槽上内存发生异常时使用副内存槽上内存启动的主板。

一种主板,包括:

第一及第二内存槽,其中第一内存槽为主内存槽,第二内存槽为副内存槽;

一基本输入输出系统,所述基本输入输出系统在主板启动时输出检测信号对所述第一及第二内存槽进行检测,并在所述第一内存槽上的内存正常时输出第一信号及在第一内存槽上的内存异常而第二内存槽上的内存正常时输出第二信号;

一基板管理控制器,所述基板管理控制器与所述基本输入输出系统相连,并在从所述基本输入输出系统接收到第一信号时对应输出一高电平信号及在从所述基本输入输出系统接收到第二信号时对应输出一低电平信号;

第一切换芯片,所述第一切换芯片的第一至第四输入引脚依次连接所述第一内存槽的时钟引脚、芯片选择引脚、终端阻抗引脚以及时钟使能引脚,所述第一切换芯片的第一至第四输出引脚依次连接所述第二内存槽的时钟引脚、芯片选择引脚、终端阻抗引脚以及时钟使能引脚,所述第一切换芯片的第一控制引脚连接于所述基板管理控制器的第一输出引脚,所述第一切换芯片在第一控制引脚接收到高电平信号时将所述第一至第四输入引脚与所述第一至第四输出引脚对应接通,所述第一切换芯片在第一控制引脚接收到低电平信号时将所述第一至第四输入引脚与所述第一至第四输出引脚对应断开。

所述主板可以在第一内存槽上内存发生异常时使用第二内存槽上内存启动。

附图说明

图1为本发明主板的较佳实施方式的示意图。

主要元件符号说明

主板10BIOS20IBMC30第一内存槽40第二内存槽50第三内存槽60第一切换芯片SW1第二切换芯片SW2

如下具体实施方式将结合上述附图进一步说明本发明。

具体实施方式

请参考图1,本发明主板10的较佳实施方式包括基本输入输出系统(Basic Input Output System,BIOS)20、基板管理控制器(Integrated Baseboard Management Controller,IBMC)30、第一至第三内存槽40-60、第一切换芯片SW1以及第二切换芯片SW2。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密电子(天津)有限公司;鸿海精密工业股份有限公司;,未经鸿富锦精密电子(天津)有限公司;鸿海精密工业股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310677842.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top