[发明专利]一种多路信号同步处理系统及方法有效
申请号: | 201310577430.5 | 申请日: | 2013-11-18 |
公开(公告)号: | CN103560805A | 公开(公告)日: | 2014-02-05 |
发明(设计)人: | 宋方伟;陈航;梅勇;陈刚;黄锐;杨浩澜 | 申请(专利权)人: | 绵阳市维博电子有限责任公司;四川省绵阳西南自动化研究所 |
主分类号: | H04B1/7087 | 分类号: | H04B1/7087 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王宝筠 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 信号 同步 处理 系统 方法 | ||
1.一种多路信号同步处理系统,其特征在于,该系统应用于手机相位差定位系统中,包括:同步时钟模块、FPGA模块、DSP处理模块、AD模块、外部数字接收机以及CPCI接口;
所述同步时钟模块用于输出多路同源的时钟信号,并将所述多路同源的时钟信号分别分配给所述FPGA模块和AD模块;
所述外部数字接收机用于将接收到的多路载波信号转换为多路中频信号传送到所述AD模块;
所述FPGA模块用于根据所述同源的时钟信号,控制所述AD模块对所述多路中频信号进行同步采样,将同步采样后的数据做数字下同步变频处理得到I/Q数据,并将所述I/Q数据发送到所述DSP处理模块;
所述DSP处理模块用于接收FPGA模块发送的I/Q数据,并将接收到的I/Q数据进行编码并加入同步时间戳;
所述CPCI接口用于将多路同步数据传输给系统外部的上位机,由上位机利用多路数据的同步时间戳提取出需要的数据,进行相位差分析得到手机的位置坐标。
2.根据权利要求1所述的系统,其特征在于,所述同步时钟模块输出的多路同源的时钟信号具体为6路同源的时钟信号。
3.根据权利要求1所述的系统,所述同步时钟模块具体包括晶振和时钟分配芯片;
所述晶振用于提供时钟信号,并驱动时钟分配芯片工作;
所述时钟分配芯片用于根据晶振的驱动输出多路同源的时钟信号,并将所述多路同源的时钟信号分别分配给所述FPGA模块和AD模块。
4.根据权利要求1所述的系统,其特征在于,所述FPGA模块包括2片FPGA处理板;
其中,所述2片FPGA处理板之间具体通过同步信号进行同步。
5.根据权利要求1所述的系统,其特征在于,所述将接收到的多路载波信号转换为多路中频信号具体为将接收到的8路载波信号转换为8路中频信号。
6.根据权利要求5所述的系统,其特征在于,所述AD模块具体包括4个AD芯片,所述每个AD芯片采集2路中频信号。
7.根据权利要求1所述的系统,其特征在于,所述将同步采样后的数据做数字下同步变频处理具体为:
将采样后的数据发送到所述FPGA模块,所述FPGA模块利用IP硬核实现多路信号的数字下同步变频处理。
8.一种多路信号同步处理方法,其特征在于,该方法应用于手机相位差定位中,包括:
输出多路同源时钟信号并将所述多路同源时钟信号进行分配;
将接收到的多路载波信号转换为多路中频信号;
根据所述同源时钟信号对所述多路中频信号进行同步采样,将同步采样后的数据做数字下同步变频处理得到I/Q数据;
将所述I/Q数据进行编码并加入同步时间戳;
利用多路数据的同步时间戳提取出需要的数据,进行相位差分析得到手机的位置坐标。
9.根据权利要求8所述的方法,其特征在于,所述多路同源时钟信号具体为6路同源的时钟信号。
10.根据权利要求8所述的方法,其特征在于,所述将接收到的多路载波信号转换为多路中频信号具体为将接收到的8路载波信号转换为8路中频信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于绵阳市维博电子有限责任公司;四川省绵阳西南自动化研究所,未经绵阳市维博电子有限责任公司;四川省绵阳西南自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310577430.5/1.html,转载请声明来源钻瓜专利网。