[发明专利]对数据进行处理的方法及装置在审
申请号: | 201310404838.2 | 申请日: | 2013-09-06 |
公开(公告)号: | CN104426631A | 公开(公告)日: | 2015-03-18 |
发明(设计)人: | 李志军;陈志强;臧大军 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据 进行 处理 方法 装置 | ||
技术领域
本发明涉及通信技术领域,尤其涉及对数据进行处理的方法及装置。
背景技术
随着互联网的飞速发展,未来以太网接口带宽会存在400GE(gigabit Ethernet,千兆以太网)、1TE(terabit Ethernet)两种速率。
在IEEE802.3ba标准中,40GE/100GE以太网PCS(Physical Coding Sublayer,物理编码子层)在多通道分发之前的汇聚层级采用了自同步加扰和解扰(Self Synchronizing Scramble and Descramble)的实施方法。同步加扰和解扰可以是基于汇聚层的自同步加/解扰(Self Synchronizing Scramble and Descramble on Aggregate Level,Scramble on AL)。关于多通道分发,可以参考IEEE802.3ba中的块分发(block distribution)。在现有100GE标准中,自同步加扰(执行主体可以是实现自同步加扰的逻辑电路)和自同步解扰(执行主体可以是实现自同步解扰的逻辑电路)发生于多通道分发之前,故又称之为Scramble on AL。
自同步加扰方法的反馈特性致使其无法进行有效的流水处理。在100GE标准下,高性能并行化处理的Scramble on AL方案要求:工作在312.5MHz频率时,一次能够处理40字节的数据,大约需要0.4k的LUT(Look Up Table,查找表)的资源。LUT是FPGA(Field Programmable Gate Array,现场可编程门阵列)芯片中主要逻辑单元之一。进一步,若将来400GE标准仍然按上述高性能并行化处理的Scramble on AL方案实施,则要求在312.5MHz工作频率下一次能够处理160字节的数据,大约需要10.8k的LUT资源。从100GE到400GE,带宽是变成原来4倍,占用LUT资源是原来的20~30倍。
随着Flexible Grid(灵活的电网)、Flexible OTN(Flexible Optical Transmission Network,灵活的光传送网)、Flexible Bandwidth optical network(灵活的带宽光网络)等概念的出现,与之相应地,以以太网接口通道化且可以灵活分组为特征的灵活以太网等相关概念也随之出现,例如,原本完全属于固定400GE的以太网接口通道资源以灵活配置、灵活分组的共享方式来灵活承载1路400GE、1路300GE+1路100GE、2路200GE、4路100GE、8路50GE或16路25GE等各种分组方式的灵活以太网接口。在灵活以太网的实现过程中,经过MAC(Media Access Control,媒体访问控制)子层处理后的一路MAC数据流,通过子MAC流分发过程被分解为多路子MAC流,各路子MAC流分别进行自同步加扰以及多通道分发处理。IEEE802.3ba的100GE标准中,在400Gbps、1Tbps等大接口带宽的灵活以太网实现中,若采用与100GE标准类似的Scramble on AL方案,需要在子MAC流分发之后以及分发到多路PCS lane(PCS通道)之前分别完成各种灵活配置的子MAC流的加扰处理,即Scramble on AL of Sub MAC Stream(基于汇聚层子MAC流的自同步加扰)。
随着以太网接口带宽速率的急剧提升,Scramble on AL方案和Scramble on AL of Sub MAC Stream方案中,实现加扰和解扰的逻辑电路所处理的数据带宽增加,导致逻辑资源占用等方面几何级数式的增长,这就提升了芯片设计要求,即,对芯片面积、功耗、时序收敛等各方面成本相应地大大增加,因而不利于系统的FPGA(Field Programmable Gate Array,现场可编程门阵列)或ASIC(Application Specific Integrated Circuit,特别应用定制集成电路)实现。
发明内容
本发明实施例提供了一种对数据进行处理的方法及装置,用以在物理层进行数据处理过程中降低逻辑资源的占用。
第一方面,提供一种对数据进行处理的方法,所述方法包括:
对接收到的数据进行编码;将编码后的数据分发到多路物理编码子层PCS通道;对分发到所述多路PCS通道的多路数据流分别进行自同步加扰,所述多路数据流与所述多路PCS通道一一对应。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310404838.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据处理方法和装置
- 下一篇:无线广播交互方法及设备
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置