[发明专利]像素驱动电路和方法、阵列基板及液晶显示装置有效
申请号: | 201310320768.2 | 申请日: | 2013-07-26 |
公开(公告)号: | CN103413532A | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 王宝强 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 方法 阵列 液晶 显示装置 | ||
1.一种像素驱动电路,包括n行扫描线,其中n为整数,n≥3,其特征在于,还包括:
与每行扫描线连接的预充电单元,用于当第i行扫描线打开时,同时打开第i+2行扫描线,其中i为整数,1≤i≤n-2。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述预充电单元包括:
n-2个预充电薄膜晶体管,其中,第i个预充电薄膜晶体管的源极连接于第i行扫描线,其漏极连接于第i+2行扫描线上的第一节点,第4j+1和第4j+2个预充电薄膜晶体管的栅极连接于第一时钟信号输出端,第4j+3和第4j+4个预充电薄膜晶体管的栅极连接于第二时钟信号输出端,n≥6,1≤i≤n-4,j为整数,j≥0;
所述第一时钟信号输出端用于输出以两行扫描时间为半个周期的第一时钟信号,所述第二时钟信号输出端用于输出与所述第一时钟信号相反的第二时钟信号。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述预充电单元还包括:
n-2个第一薄膜晶体管和第二薄膜晶体管;
第i个第一薄膜晶体管的源极连接于第i行扫描线,其漏极连接于截止电平输出端,其栅极连接于第i+2行扫描线上的第二节点;
在第i+2行扫描线上,第一节点位于扫描线输入端和像素电极之间,第二节点位于扫描线输入端和第一节点之间;
第i个第二薄膜晶体管串联于第i+2行扫描线的第一节点和第二节点之间,其源极和栅极连接于第二节点,其漏极连接于第一节点。
4.一种阵列基板,包括矩阵分布的数个像素单元,其特征在于,还包括如权利要求1至3中任意一项所述的像素驱动电路。
5.一种液晶显示装置,其特征在于,包括如权利要求4所述的阵列基板。
6.一种像素驱动方法,用于驱动n行扫描线,其中n为整数,n≥3,其特征在于,所述像素驱动方法包括:
当第i行扫描线打开时,同时打开第i+2行扫描线,其中i为整数,1≤i≤n-2。
7.根据权利要求6所述的像素驱动方法,其特征在于,所述当第i行扫描线打开时,同时打开第i+2行扫描线的过程包括:
第4j+1行扫描线打开时,第一时钟信号输出端提供导通电平使第4j+1个预充电薄膜晶体管导通;
第4j+2行扫描线打开时,第一时钟信号输出端提供导通电平使第4j+2个预充电薄膜晶体管导通;
第4j+3行扫描线打开时,第二时钟信号输出端提供导通电平使第4j+3个预充电薄膜晶体管导通,第一时钟信号输出端提供截止电平使第4j+1个预充电薄膜晶体管截止;
第4j+4行扫描线打开时,第二时钟信号输出端提供导通电平使第4j+4个预充电薄膜晶体管导通,第一时钟信号输出端提供截止电平使第4j+2个预充电薄膜晶体管截止;
j为整数,j≥0。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310320768.2/1.html,转载请声明来源钻瓜专利网。