[发明专利]一种TC-BC转换的电路单元有效

专利信息
申请号: 201310284416.6 申请日: 2013-07-03
公开(公告)号: CN104050305A 公开(公告)日: 2014-09-17
发明(设计)人: 郎燕峰 申请(专利权)人: 浙江工商大学
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 暂无信息 代理人: 暂无信息
地址: 310012 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 tc bc 转换 电路 单元
【说明书】:

技术领域  本发明涉及一种基于CMOS工艺的将三值时钟信号TC(Ternary Clock)转换为二值时钟信号BC(Binary Clock)的电路单元。

背景技术数字电路系统包含时钟子系统,该子系统又分为时钟分布网络和触发器两部分[1]。现有技术的时钟分布网络为二值时钟分布网络。而三值信号具有信息量大的特点[2,3]。如,三值时钟TC在一个周期内有四次跳变(边沿),而传统的二值时钟BC一个周期内只有两次跳变。因为前者在一个周期内的边沿数比后者的多一倍,所以使用三值时钟的电路有着低功耗的特点[4,5]。目前现有的数字电路系统中的锁存器、触发器等时序部件都是基于二值时钟而设计的,而非三值时钟。如何将低功耗的三值时钟分布网络与基于二值时钟的数字逻辑单元结合使用,使三值时钟得以广泛应用,从而降低数字系统的功耗。这是目前出现在电路研究和设计者面前的一个新课题。而这种结合使用的难点在于:三值时钟的四次边沿都要得到有效的利用,而又能驱动基于二值时钟的锁存器和触发器等时序逻辑单元的正常工作。用三值时钟驱动基于二值时钟的数字电路系统进行工作又能充分利用三值时钟的四次跳变的技术问题得不到解决,三值时钟就难以得到广泛的应用,其低功耗优势的实际意义也就难以显示出来。

参考文献:

[1]Kim C,Kang S M.A low-swing clock double-edge triggered flip-flop[J].IEEE Journal of Solid-State Circuits,2002,37(5):648-652.

[2]Wu,X.,Prosser,F.:Design of ternary CMOS circuits based on transmission function theory,International Journal of Electronics,1988,65,(5),pp.891-905

[3]Prosser,F.,Wu,X.,Chen,X.CMOS Ternary Flip-Flops & Their Applications.IEE Proceedings on Computer & Digital Techniques 1988;135(5):266-272.

[4]郎燕峰,沈继忠.低功耗四边沿触发器设计[J].电路与系统学报,2012,17(6):37-41.

[5]胡俊锋,沈继忠,姚茂群等.多值低功耗双边沿触发器设计[J].浙江大学学报(工学版),2005,39(11):1699-1702.

发明内容  针对上述三值时钟TC转换为二值时钟BC的技术问题,本发明的任务就是在充分利用三值时钟四次跳变的前提下,把三值时钟转换为二值时钟,以解决三值时钟TC与基于二值时钟BC的数字逻辑单元不能结合使用的问题。

本发明利用发明者的研究成果,创造了一种把三值时钟信号TC转换为二值时钟信号BC的电路单元,该转换单元将三值时钟的四种边沿转换为二值时钟的两种边沿,而在相同的时间段内两种时钟的边沿数是保持不变的。

本发明采取的技术方案是:先对三值时钟TC的电平变换进行研究;然后用研究成果在保持时钟的跳变数不变的前提下,把三值时钟TC的三种电平值变换为两种电平值;最后用MOS管来实现将三值时钟转换为二值时钟的电路单元,即TC-BC转换电路单元,该单元的输出信号就是二值时钟信号BC。

所述的TC-BC转换的电路单元包含如下技术特征:

A、输入信号为一个三值时钟信号TC,其电平值为0、1和2,电平的切换次序为0→1→2→1→0;

B、输出信号为一个二值时钟信号BC,其电平值为0和1,电平的切换次序为0→1→0;

C、当输入的三值时钟信号TC为电平0时,转换输出二值时钟信号BC电平1;

D、当输入的三值时钟信号TC为电平1时,转换输出二值时钟信号BC电平0;

E、当输入的三值时钟信号TC为电平2时,转换输出二值时钟信号BC电平1。

具有上述特征的TC-BC转换电路单元将把电平切换次序为0→1→2→1→0的三值时钟信号TC转换为电平切换次序为1→0→1→0→1(即0→1→0)的二值时钟信号BC。从上述转换过程中可以看出,输入的三值时钟被TC-BC转换的电路单元转换为二值时钟,而时钟的边沿数保持不变。因此,本发明采用的技术方案实现了发明的任务。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工商大学,未经浙江工商大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310284416.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top