[发明专利]基于动态可重构的自恢复容错AES装置及其加密方法有效
| 申请号: | 201310163791.5 | 申请日: | 2013-05-07 | 
| 公开(公告)号: | CN103297223B | 公开(公告)日: | 2017-06-06 | 
| 发明(设计)人: | 李洪革;沈慧;曹魏栋 | 申请(专利权)人: | 北京航空航天大学 | 
| 主分类号: | H04L9/06 | 分类号: | H04L9/06 | 
| 代理公司: | 北京永创新实专利事务所11121 | 代理人: | 周长琪 | 
| 地址: | 100191*** | 国省代码: | 北京;11 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 基于 动态 可重构 恢复 容错 aes 结构 及其 加密 方法 | ||
1.一种基于动态可重构的自恢复容错AES装置,包括如下模块:时钟模块、控制模块、可重构阵列模块、密钥扩展模块以及输入输出接口模块;时钟模块接收外部输入的时钟,输出AES装置工作需要的时钟信号给控制模块,驱动电路工作;其特征在于:输入输出接口模块将需要加密的数据输入可重构阵列模块,将作为密钥的数据输入密钥扩展模块;密钥扩展模块对接收到的数据进行密钥扩展处理,并将处理生成的数据传输到可重构阵列模块;控制模块生成自测试数据,接收判断错误信号,执行AES加密运算处理的控制流程,发送对可重构阵列模块、密钥扩展模块和输入输出接口模块工作的控制信号,并接收可重构阵列模块、密钥扩展模块和输入输出接口模块的工作反馈信号;可重构阵列模块对从输入输出接口模块输入进来的数据结合密钥扩展模块输入的密钥进行AES加密运算处理,并将生成的密文数据通过输入输出接口模块输出;可重构阵列模块包括M行×N列的可重构处理单元和M行×N列的互连开关,M行×N列的互连开关为2D-TORUS网络结构,每行的可重构处理单元与相邻的互连开关相连,在相邻行的可重构处理单元之间由互连开关直接相连,M为大于4的整数,N为大于等于4的整数。
2.根据权利要求1所述的自恢复容错AES装置,其特征在于,所述的时钟模块,将外部50MHz晶振产生的时钟输入进行倍频,得到AES装置工作需要的时钟信号。
3.根据权利要求1所述的自恢复容错AES装置,其特征在于,所述的可重构阵列模块选用6行×4列的可重构处理单元结构。
4.根据权利要求1所述的自恢复容错AES装置,其特征在于,所述的可重构处理单元包含五个输入端口、四个输出端口、一个列混合运算单元、四个选择器、两个异或运算单元和一个字节变换运算单元;
第一输入端口为明文数据输入端口,将明文数据输入第一选择器;第二输入端口为密钥输入端口,将密钥输入两个异或运算单元;第三输入端口为左开关输入端口,与可重构处理单元左边相邻的互连开关连接,第三输入端口输入的数据输入第三选择器和第四选择器;第四输入端口为右开关输入端口,与可重构处理单元右边相邻的互连开关连接,第四输入端口输入的数据输入第二选择器和第三选择器;第五输入端口为列混合输入端口,与同列M个可重构处理单元的列混合输出端口连接,第五输入端口输入的数据输入列混合运算单元;
列混合运算单元将列混合运算后的数据输入第一选择器,第一选择器的输出端连接第一异或运算单元,第一异或运算单元将输入的密钥数据和第一选择器输入的数据进行异或运算处理,输出处理后的数据给字节变换运算单元,经字节变换运算单元处理后的数据输入第二选择器、第三选择器和第四选择器;第二选择器的输出端连接第二输出端口,第二输出端口为左开关输出端口,与可重构处理单元左边相邻的互连开关连接;第三选择器的输出端连接第四输出端口和第二异或运算单元,第四输出端口为列混合输出端口,第二异或运算单元将第三选择器输出的数据与第二输入端口输入的密钥数据作异或运算,输出加密数据到第一输出端口;第四选择器的输出端连接第三输出端口,第三输出端口为右开关输出端口,与可重构处理单元右边相邻的互连开关连接。
5.根据权利要求4所述的自恢复容错AES装置,其特征在于,所述的可重构处理单元还包括寄存器,在列混合运算单元前设置有一个寄存器,在字节变换运算单元与第二选择器、第三选择器和第四选择器三者的连接处之间设置有一个寄存器,在第三选择器和第二异或运算单元之间设置有一个寄存器,在第二异或运算单元输出端设置有一个寄存器。
6.根据权利要求1或4所述的自恢复容错AES装置,其特征在于,所述的输入输出接口模块,接收128比特的明文数据输入可重构阵列模块,可重构阵列模块中,每个可重构处理单元,分别采用一个8比特的四选一选择器,从输入进来的32比特明文数据和扩展密钥中,各选择8比特数据,每列的每个可重构处理单元都连接4个8比特的六输入选择器,从每个六输入选择器中输出8比特加密后的数据,生成的加密数据按初始待加密数据的位顺序排列输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310163791.5/1.html,转载请声明来源钻瓜专利网。





