[发明专利]一种移位寄存器单元、栅极驱动电路及阵列基板有效
| 申请号: | 201310140815.5 | 申请日: | 2013-04-22 |
| 公开(公告)号: | CN103247275A | 公开(公告)日: | 2013-08-14 |
| 发明(设计)人: | 马睿;胡明;王国磊 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
| 代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
| 地址: | 230011 安*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 移位寄存器 单元 栅极 驱动 电路 阵列 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元、栅极驱动电路及阵列基板。
背景技术
薄膜晶体管液晶显示器(TFT-LCD)驱动器主要包括栅极驱动电路和数据驱动电路,其中,栅极驱动电路将输入的时钟信号通过移位寄存器单元转换后加在液晶显示面板的栅线上,栅极驱动电路的形成可以与薄膜晶体管的形成具有相同工艺,并与薄膜晶体管一起同时形成在液晶面板的阵列基板上。栅极驱动电路包括具有多级的移位寄存器单元,每级均连接到相应的栅极线以输出栅极驱动信号。栅极驱动电路的各级彼此相连,起始信号输入至各级中的第一级并顺序的将栅极驱动信号输出至栅极线,其中前级的输入端连接到上一级的输出端,并且下一级的输出端连接到前级的控制端。
在LCD面板设置上述结构的栅极驱动电路,其每一级移位寄存器单元包括如图1所示的结构。图1所示的移位寄存器单元,包括10个薄膜晶体管和1个电容,用于实现移位寄存器单元的输出和复位功能;同时消除因栅极驱动电路中各交流时钟信号的变化而产生的干扰噪声,提高信号的输出及移位寄存器单元的稳定性;但是,较多的薄膜晶体管需要较大的布线空间,使得整个移位寄存器单元的尺寸较大,进而导致液晶显示器的体积较大。
发明内容
本发明实施例提供了一种移位寄存器单元、栅极驱动电路及阵列基板,用以抑制由于交流时钟信号的变化导致的干扰噪声,提高移位寄存器单元的稳定性,同时减小移位寄存器单元的尺寸。
本发明实施例提供的一种移位寄存器单元,所述移位寄存器单元包括:输入模块、输出模块、复位模块、下拉控制模块和下拉模块;
所述输入模块,用于响应输入信号,将第一电压信号通过第一节点提供给输出模块;
所述复位模块,用于响应复位信号,将第二电压信号提供给输出端子;
所述输出模块,用于响应第一节点的电压信号,将第一时钟信号提供给输出端子;
所述下拉控制模块,用于响应第二时钟信号,将第二时钟信号提供给第二节点;以及响应于输入信号,将第二电压信号提供给第二节点;
所述下拉模块,用于响应第二节点的电压信号,将第二电压信号提供给第一节点和输出端子。
本发明实施例提供了一种栅极驱动电路,包括级联的各级移位寄存器单元,其中,第一级移位寄存器单元的输入端子连接起始信号端,第一级移位寄存器单元的复位信号端连接第二级移位寄存器单元的输出端子;最后一级移位寄存器单元的输入端子连接前一级移位寄存器单元的输出端子,最后一级移位寄存器单元的复位信号端连接起始信号端;
除第一级和最后一级移位寄存器单元外,其余各级移位寄存器单元的输入端子连接上一级移位寄存器单元的输出端子,复位信号端连接下一级移位寄存器单元的输出端子;
所有级联的移位寄存器单元均为所述的移位寄存器单元。
本发明实施例提供了一种阵列基板,所述阵列基板包括:基板、形成于所述基板显示区域的有源阵列、以及设置在所述基板周边区域的上述的栅极驱动电路。
本发明实施例提供的一种移位寄存器单元和栅极驱动电路,所述移位寄存器单元包括:输入模块、输出模块、复位模块、下拉控制模块和下拉模块,其中,所述输入模块,用于响应输入信号,将第一电压信号通过第一节点提供给输出模块;所述输出模块,用于响应第一节点的电压信号,将第一时钟信号提供给输出端子;所述复位模块,用于响应复位信号,将第二电压信号提供给输出端子;所述下拉控制模块,用于响应第二时钟信号,将第二时钟信号提供给第二节点,以及响应于输入信号,将第二电压信号提供给第二节点;所述下拉模块,用于响应第二节点的电压信号,将第二电压信号提供给第一节点和输出端子,该移位寄存器单元通过使用较少数目的薄膜晶体管,实现了移位寄存器单元的信号传输功能和降噪功能;同时,由于使用的薄膜晶体管相对较少,节省了布线空间,有利于减小移位寄存器单元的尺寸,从而可以减小整个液晶显示器的体积。
附图说明
图1为现有技术中移位寄存器单元结构示意图;
图2为本发明实施例提供的一种移位寄存器单元的结构示意图;
图3为本发明实施例提供的一种栅极驱动电路的结构示意图;
图4为本发明实施例提供的一种移位寄存器单元的各信号端的时序信号图。
具体实施方式
本发明实施例提供了一种移位寄存器单元及栅极驱动电路,用以抑制由于交流时钟信号的变化导致的干扰噪声,提高移位寄存器单元的稳定性,同时减小移位寄存器单元的尺寸。
下面结合附图,对本发明进行说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310140815.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:PWM直流脉冲电路和镀膜电路
- 下一篇:大水面养殖喂鱼捕鱼箱





