[实用新型]一种小型化零中频收发信机有效

专利信息
申请号: 201220734490.4 申请日: 2012-12-28
公开(公告)号: CN203193625U 公开(公告)日: 2013-09-11
发明(设计)人: 白巍巍;王栋良;卢泳兵 申请(专利权)人: 中国电子科技集团公司第五十四研究所
主分类号: H04B1/40 分类号: H04B1/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 050081 河北省石家庄*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 小型化 中频 收发
【说明书】:

技术领域

实用新型涉及通信领域中的一种小型化零中频收发信机,特别适合于对成本与体积要求较高的连续通信和突发通信系统应用。 

背景技术

在连续通信和突发通信系统中,常见的收发信机大多在发端先把基带信号上变频到中频,再由中频上变频到射频;而在收端,则是先把射频信号下变频到中频,再由中频下变频到基带,由于收、发端都需要两次变频,所以结构较复杂,成本较高。而且,收端电路通常采用独立的AGC电路,进一步造成结构复杂,成本较高。 

实用新型内容

本实用新型的目的在于避免上述背景技术中常见收发信机的不足之处而提供一种结构简单、体积小巧、成本较低的收发信机。本实用新型采用零中频,基带信号与射频信号的之间转换只需要一次变频,既简化了结构又降低了成本。本实用新型的IQ解调器(7)内还集成有AGC模块,动态增益范围达到了69.5dB,可以进一步简化射频收端的结构与技术要求。 

本实用新型的目的是这样实现的: 

一种小型化零中频收发信机,包括FPGA1(现场可编程门阵列)、DAC2(数字-模拟转换器)、ADC3(模拟-数字转换器)、第一低通电路4-1、第二低通电路4-2、本振电路5、IQ调制器6、IQ解调器7、第一滤波器8-1、第二滤波器8-2、第一放大器9-1、第二放大器9-2、射频发端 10和射频收端11;其特征在于: 

所述的FPGA1的输入端口3接收上层协议发送的调制码字,通过运行调制程序,把调制码字调制成型为数字基带信号,并通过输出端口2把此信号发送给DAC2的输入端口1;同时,FPGA1的输入端口1接收来自ADC3输出端口3发送的基带采样信号,通过运行解调程序,解调出解调码字,并通过输出端口4发送给上层协议;DAC2的输入端口1接收来自FPGA1输出端口2的数字基带信号,把它转化为I、Q两路差分模拟信号,并通过输出端口2和输出端口3分别送给第一低通电路4-1的输入端口1和输入端口2;第一低通电路4-1的输入端口1和输入端口2分别接收来自DAC2的输出端口2和输出端口3发送的I、Q两路差分模拟信号,滤除其中的高频分量,通过输出端口3和输出端口4把信号输送给IQ调制器6的输入端口1和输入端口2;本振电路5产生射频本振信号,并把通过输出端口1和输出端口2把它分别送给IQ调制器6的输入端口3和IQ解调器7的输入端口2;IQ调制器6的输入端口1和输入端口2分别接收来自第一低通电路4-1的输出端口3和输出端口4的I、Q两路差分模拟信号,输入端口3接收来自本振电路5输出端口1发送的射频本振信号,完成从基带信号到射频信号的上变频,并通过输出端口4把射频信号送给第一滤波器8-1的输入端口1;第一滤波器8-1的输入端口1接收来自IQ调制器6的发送端口4发送的射频信号,滤除此信号的带外分量,并把滤波后的信号通过输出端口2发送给第二放大器9-2的输入端口1;第二放大器9-2的输入端口1收到来自第一滤波器8-1输出端口2的信号,把它放大到射频发端10所要求的电平值,然后通过输出端 口2把放大后的信号发送给射频发端10的输入端口1;射频发端10的输入端口1接收来自第二放大器9-2的输出端口2的射频信号,并把它发送到空间中去;而射频收端11接收到来自空间中的信号,并通过输出端口1把它送给第二滤波器8-2的输入端口1;第二滤波器8-2的输入端口1收到来自射频收端11输出端口1的信号,滤除带外分量,得到带内的射频信号,并把它通过输出端口2发送给第一放大器9-1的输入端口1;第一放大器9-1的输入端口1收到来自第二滤波器8-2输出端口2的射频信号,并把它放大到IQ解调器7所需的电平,然后通过输出端口2送给IQ解调器7的输入端口1;IQ解调器7的输入端口1接收来自第一放大器9-1输出端口2的射频信号,输入端口2接收来自本振电路5输出端口2的本振射频信号,完成从射频信号到的基带信号的下变频,并利用内部集成的AGC把下变频后得到的I、Q两路差分模拟信号放大到与ADC3匹配的电平值,然后把产生的I、Q两路差分模拟信号通过输出端口3和输出端口4分别送给第二低通电路4-2的输入端口1和输入端口2;第二低通电路4-2的输入端口1和输入端口2分别接收来自IQ解调器7的输出端口3和输出端口4发送的I、Q两路差分模拟信号,滤除其中的高频分量,然后把滤波后的信号通过输出端口3和输出端口4分别送给ADC3的输入端口1和输入端口2;ADC3输入端口1和输入端口2分别接收来自第二低通电路4-2输出端口3和输出端口4分别发送的I、Q两路差分模拟信号,把它变成基带采样信号,通过输出端口3送给FPGA1的输入端口2。 

本实用新型与现有技术相比,具有以下优点: 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220734490.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top