[实用新型]数据采集装置及在线仿真调试系统有效

专利信息
申请号: 201220432694.2 申请日: 2012-08-28
公开(公告)号: CN203038259U 公开(公告)日: 2013-07-03
发明(设计)人: 荣海涛;王建华 申请(专利权)人: 瑞萨集成电路设计(北京)有限公司
主分类号: G06F11/25 分类号: G06F11/25
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 郭智
地址: 100191 北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 采集 装置 在线 仿真 调试 系统
【说明书】:

技术领域

实用新型涉及微处理单元或嵌入式系统仿真调试领域,特别涉及低成本简单的在线仿真调试中实现微处理单元端口的一段连续时间监控的在线仿真调试系统,以及为实现监控所用到的数据采集装置。

背景技术

在现有技术中,FPGA中的逻辑分析电路可以实现对端口数据一段时间的采集。如图1所示,为现有技术中的数据采集装置的结构框图之一。该数据采集装置的逻辑分析电路是由状态机电路、计数电路、多路选择电路、寄存器和存储电路组成,如图2所示,为现有技术中的数据采集装置中的逻辑分析电路的结构框图之二。FPGA中的逻辑分析电路主要应用在对用户的数字逻辑电路(包括端口)进行分析的领域内。该电路的规模比较大,并不适合低成本的单片机领域应用。

在线仿真调试:对微处理单元或嵌入式系统的一种调试方法,微处理单元或嵌入式系统设计者通过线仿真器将程序下载到系统运行后,可以对程序进行逐步跟踪并察看数据的变化。

在线仿真调试系统是用于调试微处理单元电路软硬件的调试系统,微处理单元端口调试通常是在微处理单元电路的软硬件调试过程中的一个重要的调试,当今微处理单元端口实现不但有简单的输入输出功能,而且包含支持各种通信的协议的端口如I2C、CAN接口等。现有的在线仿真系统只能监控到微处理单元端口的一个特定时刻(如断点时刻,程序结束时刻)的值。如图3所示,为现有技术中微处理单元在线仿真调试系统结构示意图,如图4所示,为现有技术中的微处理单元在线仿真调试系统实施例图。此系统包括三个部分:调试主机、在线仿真器和被调试微处理单元。调试主机上装有调试软件,用于控制和观察调试结果;在线仿真器用于连接调试主机和被调试微处理单元的硬件;被调试的微处理单元通常包含调试接口电路用于支持在线调试。

端口一个特定时刻的值可以满足调试简单的输入输出端口的要求,但是对于支持各种通信的协议的端口却远远不够。因为要知道端口时序是否满足协议必须要知道端口在一段时间内的值。

对于需要知道一段时间内的值的端口调试,现有的技术方案是采用示波器/逻辑分析仪等测试设备,将测试设备的探针连接到被测微处理单元的端口上,通过测试设备观察端口一段时间的值。这种情况下需要额外测试设备,增加调试成本和复杂度;另外,测试设备的使用受被测试微处理单元电路系统复杂度的影响。如果被测试微处理单元电路系统比较复杂,会出现无法将测试设备探针无法连接测试的芯片端口上的情况,使调试无法进行;还有,测试设备本身会对电路有一定的影响,例如测试探针本身有电容效应,会对微处理单元端口的时序有影响。

实用新型内容

本实用新型的目的是针对上述问题,在微处理单元芯片内部加入专门针对产品开发调试的端口数据采集电路,从而实现数据采集从单一时间点的一个数据变为一段时间内的连续数据流;结合相应的工具软件,可模拟端口的数据波形观测,一定程度上代替示波器功能。

为实现上述目的,本实用新型提供了一种数据采集装置,该装置包括:

采集控制电路,包括触发控制电路和数据采集时间控制电路;用于根据设置的数据采集参数来控制采集电路对数据的采集;

采集电路,包括端口选择电路、时钟选择电路和数据采集及传输电路;用于在采集控制电路控制下采集选择出的时钟频率的对应端口相应时间段的数据,并将采集到的数据传输至微处理单元内部随机存储器中;其中,所述数据采集及传输电路包括寄存器、门控电路和先进先出存储器;所述寄存器的第一输入端与所述端口选择电路的输出端相连,所述寄存器的第二输入端与所述时钟选择电路的输出端相连,所述寄存器的输出端与所述先进先出存储器的第一输入端相连;所述门控电路的第一输入端与所述数据采集时间控制电路输出端相连,所述门控电路的第二输入端与所述时钟选择电路输出端相连,所述门控电路输出端与所述先进先出存储器的第二输入端相连;所述先进先出存储器的输出端把采集到的数据读入至微处理单元内部随机存储器中。

可选的,在本实用新型一实施例中,所述时钟选择电路包括端口时钟选择电路和采样时钟选择电路;

其中,所述端口时钟选择电路用于选择端口时钟,选择的端口时钟同时输入至触发控制电路来用于触发事件,所述端口时钟选择电路的输入为外部时钟信号;

所述采样时钟选择电路的第一输入端与所述端口时钟选择电路的输出端相连;所述采样时钟选择电路的第二输入端输入系统时钟信号,所述采样时钟选择电路的输出端分别与所述寄存器的第二输入端和所述门控电路的第二输入端相连接。

可选的,在本实用新型一实施例中,该装置设置于微处理单元芯片内部。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨集成电路设计(北京)有限公司,未经瑞萨集成电路设计(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220432694.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top