[发明专利]多通道的CIC内插滤波器系统及其实现方法有效
申请号: | 201210584813.0 | 申请日: | 2012-12-28 |
公开(公告)号: | CN103078606A | 公开(公告)日: | 2013-05-01 |
发明(设计)人: | 胡应添 | 申请(专利权)人: | 京信通信系统(中国)有限公司 |
主分类号: | H03H17/02 | 分类号: | H03H17/02 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 王茹;曾旻辉 |
地址: | 510663 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通道 cic 内插 滤波器 系统 及其 实现 方法 | ||
1.一种多通道CIC内插滤波器系统的实现方法,其特征在于,包括以下步骤:
将M路串行数据输入L级梳状滤波器中进行梳状滤波处理;
对经过L级梳状滤波处理后的数据进行R倍内插处理;
将经过内插处理后的M路串行数据分成P通道、每通道N路的串行数据,然后输入到P通道的L级积分滤波器中进行积分滤波处理;其中,各通道上的N路数据复用同一积分滤波器的硬件资源。
2.根据权利要求1所述的多通道CIC内插滤波器系统的实现方法,其特征在于,在所述将M路串行数据输入L级梳状滤波器中进行梳状滤波处理之前,还包括步骤:对所述M路串行数据进行符号位扩展处理。
3.根据权利要求1所述的多通道CIC内插滤波器系统的实现方法,其特征在于,在所述进行积分滤波处理之后,还包括步骤:对经过积分滤波处理后并行输出的P通道、每通道N路的数据进行整形和截位处理。
4.根据权利要求2所述的多通道CIC内插滤波器系统的实现方法,其特征在于,所述对M路串行数据进行符号位扩展处理的过程具体包括:
采用如下公式进行符号位扩展处理:
Bout=Bin+L-1
其中,Bin为输入的M路数据信号的位宽,Bout为输出信号的位宽。
5.根据权利要求1所述的多通道CIC内插滤波器系统的实现方法,其特征在于,所述进行R倍内插处理的过程具体包括:采用零插入法进行R倍内插处理。
6.根据权利要求1或2或3所述的多通道的CIC抽取滤波器系统的实现方法,其特征在于,在所述L级梳状滤波器中进行梳状滤波处理的过程具体包括:
在除第L级梳状滤波器之外的任意一级梳状滤波器中,将输入本级梳状滤波器中的M路数据和经过K×M阶延时器延时后的数据在求和单元中进行相加处理,并对该处理结果进行一阶延时处理,然后将经过一阶延时处理后的结果输出到下一级的梳状滤波器中;其中,K为梳状部分的延时;以及
在第L级梳状滤波器中,将输入该梳状滤波器中的M路数据和经过K×M阶延时器延时后的数据在求和单元中进行相加处理,并对该处理结果进行一阶延时处理,然后输出所述经过L级梳状滤波处理后的数据。
7.根据权利要求6所述的多通道的CIC抽取滤波器系统的实现方法,其特征在于,采用块存储器模块或芯片上固有的移位寄存器来实现对所述梳状滤波器中延时器的延时处理。
8.根据权利要求1或2或3所述的多通道的CIC抽取滤波器系统的实现方法,其特征在于,在所述P通道的L级积分滤波器中进行积分滤波处理的过程具体包括:
在所述P通道的任意一个通道、除该通道中第L级积分滤波器之外的任意一级积分滤波器中,将输入该级积分滤波器中的N路数据和经过一阶延时器和N-1阶延时器延时后的数据在积分单元中进行相加处理,并对该处理结果进行一阶延时处理,然后将经过一阶延时处理后的结果输出到下一级的积分滤波器中;以及
在所述P通道的任意一个通道的最后一级积分滤波器中,将输入该级积分滤波器中的N路数据和经过一阶延时器和N-1阶延时器延时后的数据在积分单元中进行相加处理,并对该处理结果进行一阶延时处理,然后输出每通道N路的数据。
9.根据权利要求8所述的多通道的CIC抽取滤波器系统的实现方法,其特征在于,采用块存储器模块或芯片上固有的移位寄存器来实现对所述积分滤波器中延时器的延时处理。
10.根据权利要求1或2或3所述的多通道的CIC抽取滤波器系统的实现方法,其特征在于,采用块存储器模块或芯片上固有的移位寄存器来实现对所述L级梳状滤波器中的M路数据的存储。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京信通信系统(中国)有限公司,未经京信通信系统(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210584813.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种余弦差分信号产生方法
- 下一篇:一种纯天然氧气收集装置