[发明专利]一种低成本时钟复用方法无效
申请号: | 201210340086.3 | 申请日: | 2012-09-13 |
公开(公告)号: | CN102890528A | 公开(公告)日: | 2013-01-23 |
发明(设计)人: | 田洪元 | 申请(专利权)人: | 曙光信息产业(北京)有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04 |
代理公司: | 北京安博达知识产权代理有限公司 11271 | 代理人: | 徐国文 |
地址: | 100193 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 低成本 时钟 方法 | ||
技术领域
本发明属于计算机技术领域,具体涉及一种低成本时钟复用方法。
背景技术
随着应用以及网络技术的发展,越来越多的服务器被部署应用。随着服务器产品功能日益强大,种类越来越多。服务器主板上的芯片数量不断增加,对应的时钟需求也就越来越多。由于很多IC使用的时钟的类型以及频点相同,因此带来了一个问题,如何用低成本的方案可以实现一颗有源晶体为更多的IC提供参考时钟成为业内普遍关心也研究的一个问题。
目前用于应用于实际中方案一为直接公用时钟,即直接将时钟供给多颗IC,在链路上串接匹配电阻。当系统上共用时钟的几颗IC之间的距离比较接近并且时钟线的长度比较短时,时钟信号可以满足系统的要求。如图1,采用直接共用时钟的框图3颗IC共用一个时钟。当IC之间的距离比较远,而时钟信号(时钟1、时钟2和时钟3等)走线内比较长时,时钟信号将发生严重的反射,导致信号质量变差,无法满足IC对时钟的要求。当有两颗IC时,时钟1,时钟2走线内比较长时信号的波形,信号发生严重的反射。如图2所示,采用时钟缓冲器的时钟共用框图,但是由于采用专用的时钟缓冲器,带来的是成本的上的大幅上升。
发明内容
为了克服上述现有技术的不足,本发明提供一种低成本时钟复用方法,时钟源提供时钟信号,时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号,逻辑门的实用,使时钟信号质量得以保证,完全满足系统的要求。
为了实现上述发明目的,本发明采取如下技术方案:
一种低成本时钟复用方法,所述方法包括以下步骤:
步骤1:时钟源提供时钟信号;
步骤2:所述时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。
所述步骤1中,时钟源包括有源晶振和时钟IC。
所述步骤2中,逻辑门包括与门、或门、非门、异或门、与非门和或非门。
所述逻辑门与时钟源的距离在1/6时钟上升沿时间所能传输的距离以内。
所述逻辑门的导通时间小于1/2个时钟周期。
与现有技术相比,本发明的有益效果在于:
1.本发明提供一种低成本时钟复用方法,时钟源提供时钟信号,时钟信号经过逻辑门,通过逻辑门导通为后级集成电路提供时钟信号,逻辑门的实用,使时钟信号质量得以保证,完全满足系统的要求;
2.提供了逻辑门与有源晶振连接长度限制,保证有源时钟晶振共用的时钟信号质量;
3.方法简单,成本低。
附图说明
图1是现有技术中采用直接共用时钟框图;
图2是现有技术中采用时钟缓冲器的时钟公用框图;
图3是本发明中低成本时钟复用方法实施例框图。
具体实施方式
下面结合附图对本发明作进一步详细说明。
如图3,一种低成本时钟复用方法,所述方法包括以下步骤:
步骤1:时钟源提供时钟信号;
步骤2:所述时钟信号经过N个逻辑门,通过逻辑门导通为后级集成电路提供时钟信号。
所述步骤1中,时钟源包括有源晶振和时钟IC。
所述步骤2中,逻辑门包括与门、或门、非门、异或门、与非门和或非门。
所述逻辑门与时钟源的距离在1/6时钟上升沿时间所能传输的距离以内。
所述逻辑门的导通时间小于1/2个时钟周期。
最后应当说明的是:以上实施例仅用以说明本发明的技术方案而非对其限制,尽管参照上述实施例对本发明进行了详细的说明,所属领域的普通技术人员应当理解:依然可以对本发明的具体实施方式进行修改或者等同替换,而未脱离本发明精神和范围的任何修改或者等同替换,其均应涵盖在本发明的权利要求范围当中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于曙光信息产业(北京)有限公司,未经曙光信息产业(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210340086.3/2.html,转载请声明来源钻瓜专利网。