[发明专利]全双工协作通信系统中异步空时码编解码系统和方法有效
申请号: | 201210199103.6 | 申请日: | 2012-06-15 |
公开(公告)号: | CN102724027A | 公开(公告)日: | 2012-10-10 |
发明(设计)人: | 刘毅;张海林;何源;李勇朝 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H04L1/06 | 分类号: | H04L1/06;H04L25/02;H04L25/03 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;黎汉华 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 双工 协作 通信 系统 异步 空时码编 解码 方法 | ||
技术领域
本发明属于通信技术领域,涉及异步空时码技术,特别涉及一种针对全双工协作通信系统的异步空时码编解码系统和方法,可用于未来无线移动通信的分布式协作传输系统。
背景技术
在协作通信系统中,通过利用多个中继节点转发源节点的信号,可以获得类似于MIMO系统的空间分集增益,我们称之为协作分集。当中继节点处理时延不同时,可以通过异步协作空时编码来获得协作分集增益。中继节点的工作模式分为半双工HD模式和全双工FD模式,当中继节点采用半双工HD模式时,中继节点在接收和发送时只能限制在正交信道上,使得频谱利用效率较低,而当中继节点采用全双工FD模式时,中继节点仅需要一条端到端的信道进行传输,这就使FD协作协议相比HD协作协议可以得到更高的容量性能。然而由于中继节点输入端和输出端工作在同一时间,FD模式会带来自身环路干扰,对于小型携带装置是很严重的问题,因此需要解决中继节点环路信道的干扰问题。
Shang Y.等人在文章Shift-full-rank matrices and applications in space-time trellis codes for relay networks with asynchronous cooperative diversity″和″Limited-Shift-Full-Rank Matrices With Applications in Asynchronous Cooperative Communications″中,研究了平移满秩矩阵的性质,并将其应用到半双工模式协作通信系统的空时编码设计,提出了可达到异步协作满分集的分布式线性卷积空时码DLC-STC方案。Yindi Jing等人在文章Distributed Space-Time Coding in Wireless Relay Networks中,提出了一种线性弥散码的构造方法并指出其最大可达的分集增益随着中继节点数目呈线性增长。上述方法的不足之处是:所提出的异步空时编码方案适于用半双工协作通信系统,而无法应用于全双工协作通信系统。
T.Riihonen等人在文章“spatial loop interference suppression in full-duplex mimo relays”中,提出了在全双工模式协作系统中通过设计中继节点处的线性接收机和发射滤波器将环路干扰的影响降到最小。上述方法的不足之处是:在全双工协作系统中直接将环路信号作为干扰完全消除,没有对环路信号进行有效利用。
发明内容
本发明的目的在于克服上述已有技术的不足,提出一种全双工协作通信系统中异步空时编解码系统和方法,可以获得异步协作满分集,降低系统的误码率,提高协作通信系统的可靠性和频谱利用率。
为实现上述目的,本发明的全双工协作通信系统中异步空时编解码系统包括六个模块:信道估计模块、源节点信号估计模块、干扰抵消模块、信号放大模块、等效信道生成模块、最小均方误差解码模块。其中:信道估计模块,用于估计源节点、目的节点和中继节点相互之间的信道参数信息和中继节点环路的信道参数信息,并估计中继链路时延信息,将估计得到的信号输出给干扰抵消模块;源节点信号估计模块,用于通过消除中继节点自身环路信号估计中继节点处的源节点的发射信号,并将估计的信号输出给干扰抵消模块;干扰抵消模块,用于消除中继节点由于自身环路所带来的干扰信号,并将干扰抵消后的信号输出给信号放大模块;信号放大模块,用于计算中继节点可变增益的放大因子,并对中继节点发射信号进行功率控制,将放大后的信号经过信道输出给等效信道生成模块以及最小均方误差解码模块;等效信道生成模块,用于构造源节点到目的节点的等效信道,将生成的等效信道信息输出给最小均方误差解码模块;最小均方误差解码模块,用于对源节点发射信号进行解码恢复。
本发明系统的抵消模块包括两个加法器、延迟器:
第一加法器301,用于对中继节点当前时刻的接收信号和当前时刻经过环路的发射信号做减法运算,第一加法器301的输出端与延迟器的输入端相连;
延迟器302,用于将中继节点处估计得到的源节点发射信号延迟b个单位,其中b是源节点发射信号连续编码的符号个数,延迟器302的输出端与第二加法器303的输入端相连;
第二加法器303,用于对中继节点前一时刻的接收信号和前一时刻估计得到的源节点的发射信号延迟b个单位后的信号做减法运算,得到中继节点经过干扰抵消后的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210199103.6/2.html,转载请声明来源钻瓜专利网。