[发明专利]高精度IRIG-B码对时解码板无效
申请号: | 201210100365.2 | 申请日: | 2012-04-08 |
公开(公告)号: | CN102624391A | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 吴旻;何鸣;王皓;王成进 | 申请(专利权)人: | 安徽继远电网技术有限责任公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;G04G7/00 |
代理公司: | 安徽省合肥新安专利代理有限责任公司 34101 | 代理人: | 何梅生 |
地址: | 230009 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高精度 irig 解码 | ||
技术领域
本发明涉及一种高精度IRIG-B码对时解码板。
背景技术
随着用电设备和用电量的逐年增多,人们对电力系统的自动化和安全运行的要求越来越高,而电力系统的自动化和安全运行的一个要素就是电网时间的精确和统一。近年来,随着微机自动化装置的普及,更加迫切的要求电网运行实现时间统一。全球定位系统具有高精度的对时功能,在电力系统得到广泛使用。国家电网公司发布的《关于加强电力二次系统时钟管理的通知》中就明确要求采用IRIG-B(Inter Range Instrumentation Group,美国靶场仪器组)标准码逐步实现GPS装置和相关系统或设备的对时。
传统的IRIG-B码对时模块的设计架构是基于CPLD+MCU,硬件设计比较复杂,但是本文开发的装置采用了单一的高性能的大规模可编程门阵列(FPGA)架构,其硬件设计简单可靠,而该模块的关键点主要集中在对时信息的解码。在变电站自动化设计中采用本文提出的改进方案可以简化IRIG-B码对时电路设计,提高对时的准确性及可靠性,弥补传统对时的缺陷,通过修改程序可实现功能复用,有效的避免了功能单一,无法在线调试升级等等问题。本人通过查阅大量IRIG-B码的相关资料,利用示波器分析波形,完成对时模块的设计与制作,通过现场测试应用,获得了比较满意的使用效果。
传统的对时方法是使用低端CPU进行简单的对时处理,采用对时脉冲加串口的方式,即在发对时脉冲的同时通过串口网络发对时指令。但传统方法存在很多不足:一是过多的占用智能设备的资源,二是串口网络对时存在延时,可能出现一秒的误差,三是功能极为单一,四,性能非常不稳定,不适合变电站现场的恶劣环境。
发明内容
本发明是为避免上述已有技术中存在的不足之处,提供一种高精度IRIG-B码对时解码板,以实现IRIG-B码信号的快速分析和计算并提高数据安全性。
本发明为解决技术问题采用以下技术方案。
高精度IRIG-B码对时解码板,采用6层印制电路板,其结构特点是,包括FPGA、E2PROM、RAM、晶振、JATG和RESET;
所述FPGA,其触发管脚设置为上升和下降沿触发中断,用于对接收到的IRIG-B码编码信号进行高速分析解码,并将解码的实时数据存储至RAM并处理运算;
所述E2PROM,用于存储对IRIG-B码编码进行对时分析解码的程序;
所述RAM,用于存储所述FPGA解码的实时数据运算;
所述晶振,用于产生FPGA所需要的高精度时钟脉冲信号;
所述JTAG,用于在线下载程序,不需要在生产时对芯片进行烧写然后再进行焊接;
所述RESET,用于解码板的重启和复位。
本发明的高精度IRIG-B码对时解码板的结构特点也在于:
所述的高精度IRIG-B码对时解码板还包括信号输入模块和数据通信模块;所述信号输入模块包括B码信号防雷电路、光隔电路、B码信号调理电路、A/D转换模块与A/D控制回路、GPIO输入电路;所述B码信号防雷电路、光隔电路、B码信号调理电路用于预处理B码的异常信号并将异常信号转换为正常信号,然后将正常信号送给FPGA处理;A/D转换模块与A/D控制回路用于采集12路16bit模拟数据;GPIO输入电路用于处理开关量输入信号;
所述数据通信模块包括RS232软对时信号接口和1PPS硬对时信号接口,用于将FPGA解码出B码信号并实时发送出去。
所述数据通信模块还包括LVDS接口、SPI接口、TTL接口和GPIO接口。
与已有技术相比,本发明有益效果体现在:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽继远电网技术有限责任公司,未经安徽继远电网技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210100365.2/2.html,转载请声明来源钻瓜专利网。