[发明专利]一种轮廓视频监控系统的前端采集装置无效
申请号: | 201210053360.9 | 申请日: | 2012-03-03 |
公开(公告)号: | CN102595101A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 查长军;孙南;韦穗 | 申请(专利权)人: | 安徽大学 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/225;G05B19/05 |
代理公司: | 合肥天明专利事务所 34115 | 代理人: | 吴娜 |
地址: | 230039*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 轮廓 视频 监控 系统 前端 采集 装置 | ||
1.一种轮廓视频监控系统的前端采集装置,其特征在于:包括用于采集轮廓信息的光电传感器组,光电传感器组的输出端与FPGA控制器(3)的输入端相连,FPGA控制器(3)的输入端还分别与晶振电路(4)、下载配置电路(5)、复位电路(6)的输出端相连,FPGA控制器(3)的输出端与串口电路相连。
2.根据权利要求1所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的光电传感器组采用反射式光电传感器组(1),反射式光电传感器组(1)的输出端与传感器输入接口电路(2)的输入端相连,传感器输入接口电路(2)的输出端与FPGA控制器(3)的输出端相连;所述的串口电路采用RS232串口电路(7),FPGA控制器(3)的输出端通过RS232串口电路(7)与计算机主机的串口相连。
3.根据权利要求2所述的轮廓视频监控系统的前端采集装置,其特征在于:装置还包括电源电路,电源电路分别向传感器输入接口电路(2)、FPGA控制器(3)、晶振电路(4)、下载配置电路(5)、复位电路(6)、RS232串口电路(7)供电。
4.根据权利要求2所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的FPGA控制器(3)包括芯片U3A、U3B、U3C、U3D;所述的传感器输入接口电路(2)由排针接口JP1、双排针接口JP2以及排阻RP1、RP2、RP3、RP4组成,双排针接口JP2的5VCC引脚与反射式光电传感器组(1)的正极相连,双排针接口JP2的GND引脚与反射式光电传感器组(1)的负极相连,排针接口JP1与反射式光电传感器组(1)的信号输出端相连。
5.根据权利要求4所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的复位电路(6)包括电阻R1,电阻R1与电阻R2并联后接3.3VCC,电阻R1与按钮开关S1串联,电阻R2与按钮开关S2串联,按钮开关S1、S2并联后接地,二极管D2的阳极接在电阻R2与按钮开关S2之间,二极管D2的阴极接排阻RP2的第7引脚,电阻R1与按钮开关S1之间引出线与芯片U3C的第92引脚相连,电阻R2与按钮开关S2之间引出线与芯片U3A的第14引脚相连。
6.根据权利要求4所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的晶振电路(4)包括芯片Y1,其第2引脚接地,其第3引脚接芯片U3C的第93引脚,其第4引脚分两路,一路接3.3VCC,另一路通过电容接地;所述的RS232串口电路(7)包括芯片U4,其第12引脚通过电阻R8接芯片U3B的第56引脚,其第11引脚接芯片U3B的第55引脚,其第13引脚与接口J2的第3引脚相连,其第14引脚与接口J2的第2引脚,其第15引脚与接口J2的第5引脚相连。
7.根据权利要求4所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的下载配置电路(5)包括配置芯片A1以及JTAG接口JP3、JP4,JTAG接口JP3的第1、3、5、9引脚分别与芯片U3C的第88、90、89、95引脚相连,JTAG接口JP4的第1、5、7、9引脚分别与芯片U3A的第24、14、13、25引脚相连,JTAG接口JP4的第3引脚与芯片U3C的第86引脚相连,配置芯片A1的第1、2、5、6引脚分别与芯片U3A的第12、13、25、24引脚相连,电阻R3、R4、R9的一端分别与芯片U3A的第22、23、21引脚相连,电阻R3、R4、R9的另一端并联后接地,电阻R10、R11的一端分别与芯片U3C的第87、86引脚相连,电阻R12的一端与芯片U3A的第14引脚相连,电阻R10、R11、R12的另一端并联后接3.3VCC。
8.根据权利要求4所述的轮廓视频监控系统的前端采集装置,其特征在于:所述的排阻RP3的第16、15、14、13、12、11、10、9引脚分别与排针接口芯片JP1的第1、2、3、4、5、6、7、8引脚相连,排阻RP4的第16、15、14、13、12、11、10、9引脚分别与排针接口芯片JP1的第9、10、11、12、13、14、15、16引脚相连,排阻RP1的第16、15、14、13、12、11、10、9引脚分别与排针接口芯片JP1的第17、18、19、20、21、22、23、24引脚相连,排阻RP2的第16、15、14、13、12、11引脚分别与排针接口芯片JP1的第25、26、27、28、29、30引脚相连,排阻RP3的第1、2、3、4、5、6引脚分别与芯片U3A的第1、2、3、4、5、6引脚相连,排阻RP3的第7、8引脚分别与芯片U3B的第37、38引脚相连,排阻RP4的第1、2、3、4、5、6、7引脚分别与芯片U3B的第39、40、41、42、49、50、51引脚相连,排阻RP4的第8引脚与芯片U3C的第73引脚相连,排阻RP1的第1、2、3、4、5引脚分别与芯片U3C的第74、75、76、77、78引脚相连,排阻RP1的第6、7、8引脚分别与芯片U3D的第109、110、111引脚相连,排阻RP2的第1、2、3、4、5、6引脚分别与芯片U3D的第112、113、127、128、129、130引脚相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽大学,未经安徽大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210053360.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于覆盖预测的无线网络配置方法
- 下一篇:玻璃原材料主含量的检测方法