[发明专利]采样保持电路和采用该电路的流水线模数转换器动态范围扩展方法无效

专利信息
申请号: 201210052547.7 申请日: 2012-03-02
公开(公告)号: CN102594352A 公开(公告)日: 2012-07-18
发明(设计)人: 郑然;高德远;胡永才;魏廷存;高武 申请(专利权)人: 西北工业大学
主分类号: H03M1/12 分类号: H03M1/12
代理公司: 西北工业大学专利中心 61204 代理人: 王鲜凯
地址: 710072 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 采样 保持 电路 采用 流水线 转换器 动态 范围 扩展 方法
【权利要求书】:

1.一种采样保持电路,包括运算放大器,电容CS和电容Cf构成反馈通路,其特征在于还包括表示一个1位的数模转换器DAC;所述运算放大器是跨导运算放大器OTA,VCOM是采样保持电路工作时的输入/输出共模电压,Φ1/Φ2是两相不交叠时钟分别控制采样相和保持相的开关,数模转换器DAC的输出通过Φ1控制的开关连接到运算放大器,数模转换器DAC的输入是1位数字码D1,输出是一对差分电压VDAC0和VDAC1

2.一种采用上述采样保持电路的流水线模数转换器动态范围扩展方法,其特征在于包括以下步骤:

(a)设置1位寄存器,其输出为D1,

当D1=0时,流水线模数转换器工作在失调校准模式,

当D1=1时,流水线模数转换器工作在正常工作模式;

(b)设置一个1位数模转换器DAC,

输入为信号D1,

输出为一对差模信号VDAC0和VDAC1,并满足

当D1=0时,VDAC0-VDAC1=0,

当D1=1时,VDAC0-VDAC1=Vref;

(c)使用保持相时钟Φ1控制数模转换器DAC输出与跨导运算放大器OTA输入的通断;

(d)当D1=0时,VDAC0-VDAC1=0,此时采样保持电路的输入范围为

Vip-Vin∈(-Vref,Vref)

(e)当D1=1时,VDAC0-VDAC1=Vref,此时采样保持电路的输入范

Vip-Vin∈(0,2Vref)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210052547.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top