[发明专利]一种多阶M序列发生电路无效
申请号: | 201210038552.2 | 申请日: | 2012-02-20 |
公开(公告)号: | CN102571037A | 公开(公告)日: | 2012-07-11 |
发明(设计)人: | 韩盈春;叶述平;张磊;张成裕 | 申请(专利权)人: | 北方通用电子集团有限公司 |
主分类号: | H03K3/64 | 分类号: | H03K3/64 |
代理公司: | 无锡市大为专利商标事务所 32104 | 代理人: | 殷红梅 |
地址: | 214145 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 序列 发生 电路 | ||
技术领域
本发明涉及一种序列发生电路,尤其是一种多阶M序列发生电路,属于序列发生电路的技术领域。
背景技术
如图1所示:为现有9阶M序列发生电路的结构示意图。其中,现有的9阶的M序列发生电路由9个D触发器和1个异或门来实现M序列的产生。触发器a8的Q端与触发器a7的D端相连,触发器a7的Q端与触发器a6的D端相连,触发器a6的Q端与触发器Q5的D端相连,触发器a5的Q端与触发器a4的D端相连,触发器a4的Q端与触发器a3的D端相连,触发器a3的Q端与触发器a2的D端相连,触发器a2的Q端与触发器a1的D端相连,触发器a1的Q端与触发器a0的D端相连,触发器a0与触发器a5的Q端分别与异或门相连,异或门的输出端与触发器a8的D端相连。
当时钟上升沿触发时,触发器将Q端口的状态传递给下一级D触发器;同时异或门对触发器a5与触发器a0的输入状态进行异或处理,并传递回触发器a8的D端;触发器a0作为输出,经过511的周期后,整个发生电路的状态与最初的状态一致,即9阶M序列的一个周期。
但是这种M序列发生电路,一般只适用于低频电路,不适用于时钟频率较高的电路。因为即使选择触发器的工作频率再高,在翻转时也会有一定延时,当M序列达到9阶时,9个D触发器的延时累加会使整个M序列都发生紊乱。
另一种M序列的产生方法是用高端FPGA来产生,它可以产生最高6GHz的M序列,但是该方法所需的器件成本较高。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种多阶M序列发生电路,其频率高,成本低,稳定性及可靠性高,适应性好。
按照本发明提供的技术方案,所述多阶M序列发生电路,包括触发电路及与所述触发电路对应相连的异或门;所述异或门通过至少一条微带线与触发电路对应相连,异或门通过微带线延迟所需的时间后,由触发电路输出所需的M序列。
所述触发电路包括第一D触发器及第二D触发器,所述第一D触发器的Q端与第二D触发器的D端相连;第一D触发器的Q端与第二D触发器的Q端分别与异或门的输入端相连,异或门的输出端通过微带线与第一D触发器的D端相连,第二D触发器的Q端输出所需的M序列。
所述第二D触发器的Q端通过微带线与异或门的输入端相连。所述触发电路还包括第三D触发器,所述第一D触发器的Q端与第三触发器的D端相连,第三D触发器的Q端与第二D触发器的D端相连。
本发明的优点:异或门与触发电路间至少通过一条微带线相连,通过微带线延迟所需的时间能,触发电路能够输出所需的M序列;频率高,能够轻松实现GHz级的时钟频率;成本低,所需器件少,本发明中只使用了三个D触发器和一个异或门实现多阶M序列,可靠性高,稳定性好、可用于通讯、雷达领域;利用微带线构建的高频多阶M序列发生电路解决了M序列发生电路储频频率低、调试困难的问题,并可广泛应用于各种高频信号发生电路中。
附图说明
图1为现有9阶M序列发生电路的结构原理图。
图2为本发明的结构示意图。
具体实施方式
下面结合具体附图和实施例对本发明作进一步说明。
为了能够使得M序列发生电路能够稳定可靠地输出所需的M序列,本发明包括触发电路及与所述触发电路对应相连的异或门,所述异或门通过至少一条微带线与触发电路相连,通过微带线延迟所需的时间后,触发电路输出所需的M序列。当异或门通过微带线与触发电路连接后,利用微带线延迟精准的特性避免了传统电路里高速门电路的不确定延时,利用微带线的延迟小妾时长可控的特点,提高了M序列的工作频率,同时可以减少触发电路中门电路的数量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北方通用电子集团有限公司,未经北方通用电子集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210038552.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电梯控制系统
- 下一篇:一种基于生物特征的农产品防伪标识系统及其方法