[发明专利]一种电子钟及电子钟速度校正方法有效
申请号: | 201210034318.2 | 申请日: | 2012-02-15 |
公开(公告)号: | CN103257570A | 公开(公告)日: | 2013-08-21 |
发明(设计)人: | 冷永春;胡胜发 | 申请(专利权)人: | 安凯(广州)微电子技术有限公司 |
主分类号: | G04G5/02 | 分类号: | G04G5/02 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 张全文 |
地址: | 510663 广东省广州市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 电子钟 速度 校正 方法 | ||
技术领域
本发明属于钟表领域,尤其涉及一种电子钟及电子钟速度校正方法。
背景技术
现有的电子钟根据电子钟内部的一个物理时钟CLK进行计数来计算时间,但是通常CLK频率并不是非常精准,造成了电子钟过快或过慢。人们在校准一次时间后,运行一段时间,电子钟又会出现一定时间偏差。人们只能通过不断校准时间的方式来不断纠正电子钟的误差,但是电子钟的速度无法纠正。装置是造成这一缺陷的原因。
发明内容
本发明实施例的目的在于提供一种电子钟,旨在解决现在的电子钟缺少对物理时钟频率的校正导致电子钟的速度无法纠正的问题。
本发明实施例是这样实现的,一种电子钟,包括:
控制芯片;
晶振,用于提供时钟源SCLK;
变频电路,其输入端连接至所述晶振的输出端,将所述晶振输出的时钟源SCLK按比例放大或缩小,输出变频后的时钟BCLK;
变频控制单元,其输入端连接至所述控制芯片的输出控制端,所述变频控制单元的输出端连接至所述变频电路的控制端,根据所述控制芯片输出的控制信号调节所述变频电路的变频系数,控制所述变频电路的变频系数;
计数单元,其输入端连接至所述变频电路的输出端,根据所述变频电路输出的时钟BCLK进行计数;
时间计算单元,其输入端连接至所述计数单元的输出端,根据所述计数单元输出的计数值来计算当前的时间值;
显示电路,与所述时间计算单元的输出端连接,用于显示所述时间计算单元计算出的时间值;以及
重置按键,与所述控制芯片的输入控制端连接,用于重置系统;
所述控制芯片根据两次校准时间之间所述时间计算单元记录的时长和两次校准时间之间的实际时长来计算时钟BCLK过快或过慢的比例,控制所述变频控制单元调节所述变频电路的变频系数,纠正所述时钟BCLK过快或过慢。
更进一步地,所述电子钟还包括:时间设置按键,与所述控制芯片的输入控制端连接,用于手动输入时间值。
更进一步地,所述控制芯片包括型号为89S51的单片机。
更进一步地,所述显示单元为LCD液晶显示单元。
更进一步地,所述晶振的频率为3M。
本发明实施例的目的还在于提供一种电子钟速度校正方法包括下述步骤:
提供时钟源SCLK;
将所述时钟源SCLK按比例放大或缩小,输出变频后的时钟BCLK;
根据所述时钟BCLK进行计数;
根据计数值来计算当前的时间值;
显示所述时间值;
重置系统;
根据两次校准时间之间记录的时长和两次校准时间之间的实际时长来计算所述时钟BCLK过快或过慢的比例,调节变频系数,纠正所述时钟BCLK过快或过慢。
更进一步地,在步骤显示所述时间值之后还包括下述步骤:手动输入时间值。
本发明提供的电子钟根据实际运行时间与校准时间之间的偏差来计算电子钟内物理时钟频率的偏差,通过调节变频系数的方式纠正物理时钟的频率偏差,从而纠正电子钟速度过快或过慢的问题。
附图说明
图1是本发明实施例提供的电子钟的模块结构示意图;
图2是本发明实施例提供的电子钟速度校正方法的工作流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
图1示出了本发明实施例提供的电子钟的模块结构,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安凯(广州)微电子技术有限公司,未经安凯(广州)微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210034318.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种吊顶结构
- 下一篇:一种蓝莓保健啤酒的加工方法