[发明专利]基于FPGA的双精度混沌信号发生器有效

专利信息
申请号: 201210009631.0 申请日: 2012-01-13
公开(公告)号: CN103078729A 公开(公告)日: 2013-05-01
发明(设计)人: 向菲;陈曦;何谷慧;宋潇;栗素娟 申请(专利权)人: 河南科技大学
主分类号: H04L9/00 分类号: H04L9/00;G06F7/57
代理公司: 洛阳公信知识产权事务所(普通合伙) 41120 代理人: 孙笑飞
地址: 471000 河*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 fpga 精度 混沌 信号发生器
【权利要求书】:

1.基于FPGA的双精度混沌信号发生器,其特征在于:采用两条并行的运算支路完成三路信号的运算,其中一条支路以分时段工作的方式完成两路信号的运算,另一条支路完成另一路信号的运算;信号发生器包括时序控制单元、数据选择单元(MUX)、数据存储单元(RAM1)和两个浮点数运算单元(FPU),两个浮点数运算单元(FPU)构成两条并行的运算支路,时序控制单元为各单元模块提供状态控制信号;三路信号的初始值输入数据选择单元(MUX),数据存储单元(RAM1)输出三路信号的运算结果,并将运算结果反馈至数据选择单元(MUX),数据选择单元(MUX)用于将三路信号的初始值以及由数据存储单元(RAM1)反馈的三路信号运算结果分配至两个浮点数运算单元(FPU);每个浮点数运算单元(FPU)中都设有一个数据分配单元(DEMUTI)、一个浮点数加法器(ADD)、一个浮点数乘法器(MULTI)和一个具有数据分配的功能的存储单元(RAM2),数据分配单元(DEMUTI)将输入的信号分配至浮点数加法器(ADD)和浮点数乘法器(MULTI),浮点数加法器(ADD)和浮点数乘法器(MULTI)的运算结果传入存储单元(RAM2),存储单元(RAM2)根据当前状态将运算结果存入结果分配到相应的地址进行暂存或者从相应地址读出数据传回数据分配单元(DEMUTI)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南科技大学,未经河南科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210009631.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top