[发明专利]增强型PF-CDPD与门电路及log2型匹配线电路有效
申请号: | 201210009270.X | 申请日: | 2012-01-12 |
公开(公告)号: | CN102543167A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 张建伟;吴国强;吴志刚;沙建军;殷存禄 | 申请(专利权)人: | 大连市恒珑科技发展有限公司 |
主分类号: | G11C11/413 | 分类号: | G11C11/413;G11C15/04 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张大威 |
地址: | 116000 辽宁省*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 增强 pf cdpd 与门 电路 log sub 匹配 | ||
1.一种增强型PF-CDPD“与”门电路,其特征在于,包括反馈管,n个下拉晶体管以及由时钟信号驱动的时钟晶体管,所述时钟晶体管将n个下拉晶体管分为上下两部分,所述下拉晶体管的上部分的晶体管的个数为x,所述下拉晶体管的下部分的晶体管的个数为y,所述n=x+y,所述x、y为正整数。
2.如权利要求1所述的增强型PF-CDPD“与”门电路,其特征在于,所述增强型PF-CDPD“与”门电路的工作过程包括预充电阶段和求值阶段,在预充电阶段,时钟信号为低电平;在求值阶段,时钟信号为高电平。
3.一种log2型匹配线电路,其特征在于,包括:h级电路,所述h为正整数,所述h级电路的第一级电路与时钟信号连接,所述h级电路的第j级电路包括2j-1个门电路,所述第j级电路的每一个门电路与第j+1级电路的两个门电路连接,所述j=1,2,...,h-1,h。
4.如权利要求3所述的log2型匹配线电路,其特征在于,所述门电路为权利要求1-2所述的增强型PF-CDPD“与”门电路、Domino“与”门电路、CDPD“与”门电路、PF-CDPD“与”门电路之一或两种以上。
5.一种匹配线电路,其特征在于,包括至少两个权利要求3所述的log2型匹配线电路,所述的至少两个log2型匹配线电路的最后一级电路的所有门电路的信号通过与门输出。
6.如权利要求5所述的匹配线电路,其特征在于,所述门电路为权利要求1-2所述的增强型PF-CDPD“与”门电路、Domino“与”门电路、CDPD“与”门电路、PF-CDPD“与”门电路之一或两种以上。
7.如权利要求5或6所述的匹配线电路,其特征在于,所述的至少两个log2型匹配线电路的门电路级数相等。
8.如权利要求5-7所述的匹配线电路,其特征在于,所述的至少两个log2型匹配线电路的门电路级数不相等。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连市恒珑科技发展有限公司,未经大连市恒珑科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210009270.X/1.html,转载请声明来源钻瓜专利网。