[发明专利]用于高级数字电视的多媒体I/O系统架构有效
申请号: | 201180059163.1 | 申请日: | 2011-11-29 |
公开(公告)号: | CN103262559B | 公开(公告)日: | 2017-04-12 |
发明(设计)人: | 崔薰;金大卿;J·H·李;梁又升;金荣一;A·切伏特;T·维令 | 申请(专利权)人: | 美国莱迪思半导体公司 |
主分类号: | H04N21/426 | 分类号: | H04N21/426;H04N21/40 |
代理公司: | 北京市金杜律师事务所11256 | 代理人: | 王茂华 |
地址: | 美国俄*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高级 数字电视 多媒体 系统 架构 | ||
相关申请
本发明涉及2010年12月10日提交的美国临时专利申请No.61/442,063并要求其优先权,并且此申请通过援引纳入于此。
技术领域
本发明的实施例一般涉及电子设备的领域,尤其涉及用于高级数字电视的多媒体I/O系统架构。
背景
为了处理从多种I/O接口——包含例如以太网、USBTM(通用串行总线)、HDMITM(高清晰度多媒体接口)、DVITM(数字视觉接口)及旧有模拟端口等接口——传入的大量视频及音频流的大量数据,高级数字电视系统的需求越趋增加。
电视的此种高运算能力需求已驱使音频/视频处理核的制造商制造出例如使用深亚微米(deep sub-micron)进程将更多的逻辑整合于一给定管芯尺寸内的设备。随着处理核的复杂度增加,可能需要更深层的亚微米进程。
然而,每当目标进程被改变时,对于内含于处理核内的现有I/O接口电路亦需要进程迁移工作。此类进程不但对于布局重绘(layout redrawing)会产生高额的工程成本,而且对于耗时的设备验证进程(validation processes)亦是如此。
为避免追求更深层进程时所遭遇的I/O接口电路进程迁移,电视制造商可利用芯片外(off-chip)I/O接口方案并利用分离之I/O芯片,而非将I/O接口区块整合于单个处理核芯片内。
附图简述
本发明的实施例系藉由后附图式中的实例加以说明,而非用以限制本发明,其中相似的组件符号系指类似的组件。
图1例示高级数字电视系统的I/O系统架构的一实施例。
图2例示端口处理器的一实施例。
图3例示接口桥接器的某些实施例。
图4例示高级数字电视系统的I/O系统架构的一实施例。
图5例示电子组件的一实施例。
概述
本发明的实施例一般地涉及用于高级数字电视的多媒体I/O系统架构。
在本发明的第一方面中,多媒体系统的实施例包括:I/O(输入/输出)控制芯片,该I/O控制芯片包含一个或多个音频/视频子处理引擎,用于处理一个或多个数据流;处理核芯片,用于处理数据,该数据包含从I/O控制芯片接收的音频/视频数据;以及一个或多个共享I/O通道,用于I/O控制芯片与处理核芯片之间的数据的传送。
详细描述
本发明的实施例一般涉及高级数字电视的多媒体I/O系统架构。
于高级数字电视系统的传统I/O系统架构中,分立的I/O芯片以并联方式连接至处理核芯片,以支持多种I/O端口。此架构是简单直接的,但对于处理核芯片会产生高额的制造成本,因为增加以引脚至引脚(pin-to-pin)方式连接所有I/O芯片所需的引脚数(pin count)。
于某些实施例中,装置或系统包含I/O控制器芯片,其与处理核芯片耦合,该芯片通过一个或多个共享I/O通道进行通信。于某些实施例中,系统的I/O接口被整合于单个I/O控制器芯片内。于某些实施例中,I/O控制器芯片系操作成减少多个数据流传输中的某些数据通信量,以减少I/O控制器芯片与处理核芯片之间的数据通信量。
图1例示了高级数字电视系统的I/O系统架构的实施例。于某些实施例中,系统架构100包含两个芯片组:处理核芯片180与I/O控制器芯片110。于某些实施例中,上述两个芯片通过高性能共享I/O通道或诸通道175彼此进行通信。
于某些实施例中,所有I/O接口电路整合于单个I/O控制器芯片110内。I/O接口块被内部连接至芯片上总线(on-chip bus)系统并共享可用带宽。于某些实施例中,I/O控制芯片110可包含多输入HDMI/DVI端口处理器135、模拟至数字转换器145、以太网接口以及USB集线器(未例示出)、音频/视频子处理引擎125、接口桥接器165以及其它组件。
于某些实施例中,接口桥接器165通过芯片外共享I/O通道175向/从处理核芯片180传送总线事务。共享I/O通道175可为标准接口或专属接口通道,且可为单个接口或由多个接口——包括多个异质接口——组成。于某些实施例中,图1中所示的架构100可产生与多个数据流有关的通信瓶颈(communication bottleneck)。于某些实施例中,为了解决此问题,在I/O控制器芯片内可提供足够的向内,以适应所有的接口带宽。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国莱迪思半导体公司,未经美国莱迪思半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180059163.1/2.html,转载请声明来源钻瓜专利网。