[发明专利]可变动态范围接收器有效
申请号: | 201110346355.2 | 申请日: | 2011-11-07 |
公开(公告)号: | CN102468861A | 公开(公告)日: | 2012-05-23 |
发明(设计)人: | J·B·布兰农;D·H·罗伯特森;J·C·肯普;C·C·斯皮尔 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H04B1/16 | 分类号: | H04B1/16 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 金晓 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可变 动态 范围 接收器 | ||
1.一种信号处理电路,包括:
模数转换器ADC,和
输出限制电路,其在信号成分在非期望频带内超出预定频谱屏蔽时降低ADC数字输出的精度。
2.如权利要求1所述的信号处理电路,其中输出限制电路进一步包括频谱分析仪,用于将信号成分与预定的频谱屏蔽相比较,所述频谱分析仪在信号成分在非期望频带内超出预定频谱屏蔽时生成屏蔽违反信号。
3.如权利要求2所述的信号处理电路,其中输出限制电路进一步包括耦合至频谱分析仪输出端的输出限制器,所述输出限制器用于在接收到屏蔽违反信号时降低数字输出的精度。
4.如权利要求3所述的信号处理电路,其中输出限制器包括控制逻辑模块,其在数字输出的最低有效位LSB端截断位以降低数字输出的精度。
5.如权利要求4所述的信号处理电路,其中控制逻辑模块被耦合至外部抑制控制信号,所述抑制控制信号用于在仅有预定数量样本的信号成分在非期望频带内超出频谱屏蔽时将位截断的发动延迟有限数量个时钟周期。
6.如权利要求4所述的信号处理电路,其中控制逻辑模块被耦合至外部滞后控制信号以在输入信号恢复正常后将位截断保持一段时间。
7.如权利要求4所述的信号处理电路,其中控制逻辑模块被耦合至外部冻结控制信号,位截断在输入信号恢复正常并且冻结信号被释放时终止。
8.如权利要求1所述的信号处理电路,其中预定频谱屏蔽是可编程设计的。
9.如权利要求1所述的信号处理电路,其中预定频谱屏蔽是从建立用于输出限制电路的多个频谱屏蔽中选出的。
10.如权利要求1所述的信号处理电路,其中预定频谱屏蔽在频域内定义。
11.如权利要求1所述的信号处理电路,进一步包括:
数模转换器DAC;
功率放大器;和
预失真构造单元,其中ADC和输出限制电路被串联在功率放大器和预失真构造单元之间。
12.如权利要求1所述的信号处理电路,其中输出限制电路进一步包括噪声源和频谱分析仪,所述噪声源生成数字噪声,而频谱分析仪将信号成分与预定频谱屏蔽相比较以确定信号成分在非期望频带内超出预定频谱屏蔽多少并将等量的数字噪声加至输出。
13.一种控制模数转换器ADC输出精度的方法,包括:
数字化送往ADC的模拟输入信号以生成数字信号;
将数字信号与包含频带内区域和频带外区域的预定频谱屏蔽相比较;以及
当数字信号在频带外区域内的信号成分大于所述屏蔽时,通过输出限制电路降低数字信号的精度。
14.如权利要求13所述的方法,其中输出限制电路进一步包括频谱分析仪,用于将信号成分与预定的频谱屏蔽相比较,所述频谱分析仪在信号成分在非期望频带内超出预定频谱屏蔽时生成屏蔽违反信号。
15.如权利要求14所述的方法,其中输出限制电路进一步包括耦合至频谱分析仪输出端的输出限制器,所述输出限制器用于在接收到屏蔽违反信号时降低数字输出的精度。
16.如权利要求15所述的方法,其中输出限制器包括控制逻辑模块,其在数字输出的最低有效位LSB端截断位以降低数字输出的精度。
17.如权利要求16所述的方法,其中控制逻辑模块被耦合至外部抑制控制信号,所述抑制控制信号用于在仅有预定数量样本的信号成分在频带外区域内超出频谱屏蔽时将位截断的发动延迟有限数量个时钟周期。
18.如权利要求16所述的方法,其中控制逻辑模块被耦合至外部滞后控制信号以在输入信号恢复正常后将位截断保持一段时间。
19.如权利要求16所述的方法,其中控制逻辑模块被耦合至外部冻结控制信号,位截断在输入信号恢复正常并且冻结信号被释放时终止。
20.如权利要求13所述的方法,其中预定频谱屏蔽是可编程设计的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110346355.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数控冲床
- 下一篇:显影剂储存容器和图像形成装置